《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 嵌入式技術(shù) > 業(yè)界動(dòng)態(tài) > Fraunhofer IIS/EAS選用Achronix的嵌入式FPGA(eFPGA)來(lái)構(gòu)建異構(gòu)Chiplet

Fraunhofer IIS/EAS選用Achronix的嵌入式FPGA(eFPGA)來(lái)構(gòu)建異構(gòu)Chiplet

通過(guò)本次合作,雙方將共同創(chuàng)建由eFPGA賦能的Chiplet解決方案,劍指下一代芯片間互連技術(shù)的驗(yàn)證
2023-05-14
來(lái)源:Achronix半導(dǎo)體公司

  硅谷圣克拉拉和德國(guó)德累斯頓,2023年5月——為了持續(xù)致力于為半導(dǎo)體市場(chǎng)提供行業(yè)領(lǐng)先的解決方案,先進(jìn)封裝解決方案設(shè)計(jì)領(lǐng)域的領(lǐng)先應(yīng)用研究機(jī)構(gòu)Fraunhofer IIS/EAS,以及業(yè)內(nèi)唯一可同時(shí)提供高端FPGA和嵌入式FPGA(eFPGA)半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)解決方案的獨(dú)立供應(yīng)商Achronix半導(dǎo)體公司(Achronix semiconductor Corporation)日前共同宣布:雙方已達(dá)成合作伙伴關(guān)系,共同構(gòu)建異構(gòu)chiplet解決方案,以驗(yàn)證其在先進(jìn)的高性能系統(tǒng)解決方案中的性能和互操作性。

  Fraunhofer研究所為大多數(shù)最先進(jìn)的封裝技術(shù)提供系統(tǒng)概念、設(shè)計(jì)服務(wù)和快速原型設(shè)計(jì),并將在其下一個(gè)項(xiàng)目中充分利用Achronix的Speedcore? eFPGA IP。相關(guān)多芯片系統(tǒng)解決方案將由多個(gè)chiplet組成,它們將被用于探索芯片間(chip-to-chip)的事務(wù)層互連,諸如束線(BoW)模式和通用chiplet高速互連協(xié)議UCIe。

  各種chiplet正在迅速地被用于高性能、異構(gòu)多芯片解決方案中,與通過(guò)印刷電路板上傳統(tǒng)連接線連接的分立化器件相比,chiplet具有更低的延遲、更高的帶寬和更低的成本。本項(xiàng)目將涵蓋的一個(gè)關(guān)鍵應(yīng)用是高速ADC與Achronix?的eFPGA IP的連接,用于雷達(dá)以及無(wú)線和光通信中的預(yù)處理。Achronix的Speedcore eFPGA IP在該應(yīng)用中發(fā)揮著重要作用,具有低延遲和可重構(gòu)性,同時(shí)可提供許多應(yīng)用所需的高性能數(shù)據(jù)加速。

  該項(xiàng)目的成果將創(chuàng)建一個(gè)適用于諸如5G/6G無(wú)線基礎(chǔ)設(shè)施、先進(jìn)駕駛員輔助系統(tǒng)(ADAS)和高性能測(cè)試和測(cè)量設(shè)備等應(yīng)用的演示平臺(tái)。此次合作的結(jié)果將在稍后的新聞稿中公布,最終將可以為所有正在尋求與其半導(dǎo)體chiplet接口兼容的半導(dǎo)體市場(chǎng)參與者提供支持。



更多精彩內(nèi)容歡迎點(diǎn)擊==>>電子技術(shù)應(yīng)用-AET<<

mmexport1621241704608.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。