在之前的報(bào)道 《先進(jìn)封裝最強(qiáng)科普》 和 《巨頭們的先進(jìn)封裝技術(shù)解讀》 中,我們對高級封裝的必要性和基本概述以及重點(diǎn)邏輯產(chǎn)品提供的主要類型、內(nèi)存和圖像傳感器封裝模式進(jìn)行了介紹。在本文里,我們將討論熱壓粘合 (thermocompression bonding:TCB) 以及該領(lǐng)域的 3 家主要工具廠商 ASM Pacific、Kulicke 和 Soffa 以及 Besi。熱壓鍵合是標(biāo)準(zhǔn)倒裝芯片工藝的演變,但涉及許多優(yōu)點(diǎn)和缺點(diǎn),我們也將在此討論。
熱壓鍵合 (TCB) 用于所有當(dāng)前形式的 HBM 存儲(chǔ)器。英特爾的大部分封裝技術(shù)也使用 TCB。英特爾對該技術(shù)壓下了非常大的賭注,將其作為其封裝需求的驅(qū)動(dòng)力,而臺(tái)積電根本沒有效仿。我們將討論這項(xiàng)技術(shù)如何以及英特爾在其開發(fā)中的獨(dú)特作用,這使他們能夠成為先進(jìn)封裝的領(lǐng)導(dǎo)者,但我們還將討論一些缺點(diǎn)。英特爾希望繼續(xù)在 TCB 工具上花費(fèi)數(shù)億美元的訂單,用于在亞利桑那州、新墨西哥州的擴(kuò)張以及在馬來西亞新建的 70億美元封裝設(shè)施中。我們將首先解釋該技術(shù)、英特爾在該技術(shù)開發(fā)中的主要作用,最后是工具生態(tài)系統(tǒng)。
要了解TCB的優(yōu)勢,首先要說一下倒裝芯片封裝的弊端。如在 《巨頭們的先進(jìn)封裝技術(shù)解讀》 中所述,標(biāo)準(zhǔn)倒裝芯片工藝從沉積助焊劑或非導(dǎo)電漿料開始。然后,芯片放置工具將芯片準(zhǔn)確地放置在基板、中介層或載體上。這是在批處理過程中完成的,因此許多封裝可以一次放置它們的裸片。然后將放置的模具組進(jìn)入回流爐,這也是一個(gè)批處理過程。將數(shù)十個(gè)、數(shù)百個(gè)甚至數(shù)千個(gè)封裝放入烤箱中,加熱到使焊料熔化的溫度以完成粘合,然后繼續(xù)進(jìn)行后續(xù)步驟,例如去除助焊劑殘留物和底部填充。
這個(gè)過程非???,但也有一些主要缺點(diǎn)。最大的問題與熱膨脹系數(shù) (coefficient of thermal expansion:CTE) 有關(guān)。因?yàn)檎麄€(gè)封裝由許多不同的材料組成,在回流爐中加熱會(huì)導(dǎo)致這些不同的材料以不同的速率膨脹。下面我們將舉個(gè)例子,雖然這不是最好的類比,但還是有參考意義。如果你曾經(jīng)烤過餡餅,你就會(huì)知道餡餅皮,餡餅的餡料不會(huì)以同樣的速度膨脹。如果您對幾個(gè)不同的因素不小心,您的餡料最終會(huì)在外殼的頂層沸騰并使外殼濕透。
隨著芯片和基板膨脹和冷卻,CTE 的差異會(huì)導(dǎo)致翹曲。此外,由于芯片是放置后重新焊接的,焊球可能無法與每個(gè)銅焊盤完美接觸,從而導(dǎo)致芯片間隙變化。最后,Die可能無法完全平整放置。隨著時(shí)間的推移,這些小問題會(huì)累積起來,導(dǎo)致早期故障或更差的電氣性能。
業(yè)界只能關(guān)注許多原始的無源中介層技術(shù)。AMD 基于Fiji的 GPU 的故障率非常高,因?yàn)樵撨^程沒有產(chǎn)生完美的粘合,最終熱循環(huán)導(dǎo)致產(chǎn)品無法正常工作。隨著 TSMC 和 ASE/SPIL 學(xué)會(huì)了如何進(jìn)行基于中介層的封裝,這些可靠性問題隨著時(shí)間的推移而有所改善,但尚未完全解決。在溫度不穩(wěn)定且封裝頻繁在高溫和低溫之間循環(huán)的環(huán)境中,這些問題仍然比較常見。
來到熱壓粘合。雖然我們無需在批處理過程中放置芯片并將整個(gè)組件運(yùn)送到回流爐,而是使用單一工具放置單個(gè)芯片,施加壓力并加熱它們以回流焊球。這種方式解決了標(biāo)準(zhǔn)倒裝芯片的幾個(gè)主要問題。從芯片頂部加熱,因此只有芯片和 C4 焊接連接會(huì)發(fā)熱。這避免了基板翹曲問題。該力確保均勻粘合,沒有間隙變化或傾斜。最后,當(dāng)施加該力時(shí),會(huì)伴隨著快速振動(dòng),從而破壞銅焊盤和焊球上的金屬氧化。幾乎沒有空隙和污染的粘合。
TCB 在相同的 IO 間距下實(shí)現(xiàn)更好的電氣特性。TCB 允許 IO 間距縮放到更小的尺寸。TCB 還可以封裝更薄的芯片和封裝。后者是 HBM 使用 TCB 的原因,也是華為在移動(dòng)芯片市場上嘗試使用 TCB 的原因。與標(biāo)準(zhǔn)倒裝芯片工藝流程相比,TCB 似乎是一種完全更好的技術(shù),但這忽略了一個(gè)主要因素。
再看成本,一個(gè)先進(jìn)的 TCB 工具每小時(shí)可放置 500 到 1,000 個(gè)Die,成本約為 125 萬美元。另一方面,先進(jìn)的倒裝芯片芯片放置工具每小時(shí)可放置 3,000 到 10,000 個(gè)芯片,成本約為 450k。這些數(shù)字差異很大,具體取決于精度與吞吐量的權(quán)衡以及工具可能附帶的各種功能,但其明顯的標(biāo)準(zhǔn)倒裝芯片的吞吐量要高得多?;亓鳡t非常便宜,可以處理許多貼片工具的輸出,因此成本不值得擔(dān)心。
令人好奇的是,英特爾擁有近 300 種 TCB 工具,而在馬來西亞的封裝工廠,這些工具的數(shù)量翻倍。這 300 種工具遠(yuǎn)遠(yuǎn)超過了英特爾的先進(jìn)封裝用途。英特爾在許多非高級封裝應(yīng)用中使用 TCB,在這些應(yīng)用中,標(biāo)準(zhǔn)的倒裝芯片工藝非常適合。
SemiAnalysis 私下與一位英特爾封裝工程師進(jìn)行了交談,理由很有趣。鑒于英特爾在高功率和高利潤應(yīng)用中占有很大份額,產(chǎn)量損失和可靠性問題遠(yuǎn)遠(yuǎn)超過了每單位封裝工具的微不足道的攤銷成本。
此外,這些工具在封裝類型方面提供了很大的靈活性。英特爾可以對標(biāo)準(zhǔn)封裝、2.5d 封裝和高級 3d 封裝使用相同的工具。上圖來自der8auer,它展示了具有多種間距尺寸的 Intel Sapphire Rapids 服務(wù)器 CPU。EMIB 的間距為 55 微米,其余的Die與封裝連接的間距為 100 微米。雖然理論上這在沒有 TCB 的情況下是可能的,但考慮到焊盤和焊帽尺寸的差異,在現(xiàn)實(shí)世界中的實(shí)施要容易得多。
當(dāng)英特爾轉(zhuǎn)向 Foveros Omni 時(shí),TCB 的功能真正開始大放異彩。我們在上述文章中討論了該技術(shù),但銅柱和 ODI 裸片使 Foveros Omni 幾乎無法使用標(biāo)準(zhǔn)倒裝芯片工藝進(jìn)行封裝。第一款 Foveros Omni 產(chǎn)品將是英特爾的 Meteor Lake,這是一種大眾市場客戶端架構(gòu),專為 5W SOC 一直到高功率臺(tái)式機(jī)而設(shè)計(jì)。盡管包含許多裸片,Omni 仍可大幅節(jié)省制造成本,為 IP 選擇最佳工藝節(jié)點(diǎn)并最小化裸片尺寸以提高產(chǎn)量。該封裝具有 130 微米、100 微米和 36 微米的各種凸塊間距。高級 3D 邏輯封裝不僅適用于高性能應(yīng)用。
Meteor Lake Test Package
臺(tái)積電、三星和許多其他公司將無法進(jìn)行這種封裝,除非他們在 TCB 上投入巨資。十多年來,英特爾一直在共同開發(fā) TCB 工具,因此競爭對手很難立即轉(zhuǎn)向這項(xiàng)技術(shù)。臺(tái)積電的 InFO 采用標(biāo)準(zhǔn)倒裝芯片流程,同時(shí)由于基板更昂貴,可能是一種更昂貴的封裝技術(shù)。臺(tái)積電沒有先進(jìn)的封裝,而是在商品標(biāo)準(zhǔn)的 ABF 基板上,這阻礙了他們在成本方面能夠?qū)⑾冗M(jìn)封裝降低多遠(yuǎn)。同時(shí),InFO 確實(shí)具有我們在第 2 部分中討論的一些主要優(yōu)勢,即與 RDL 內(nèi)的復(fù)雜布線相關(guān),無需使用硅片。
混合鍵合的功能超出了倒裝芯片 TCB 所能提供的任何功能,但該技術(shù)在成本和性能曲線上的運(yùn)行點(diǎn)完全不同,這削弱了其在中期內(nèi)增加產(chǎn)量的能力。這將在未來討論。
英特爾對 TCB 的支持使他們能夠圍繞各種 IP 創(chuàng)建可選性,并在許多不同的節(jié)點(diǎn)上制造許多不同的塊,而不會(huì)對 die-to-die 連接造成很大的損失。設(shè)計(jì)方面的策略細(xì)節(jié)在這篇關(guān)于英特爾臺(tái)積電晶圓供應(yīng)協(xié)議的文章中進(jìn)行了討論。
TCB 也已在 HBM 應(yīng)用中采用。HBM die需要非常薄。上圖只有 4 個(gè)堆棧,但隨著行業(yè)擴(kuò)展到 8 個(gè)堆棧甚至更多,三星、SKHynix 和美光必須使用 TCB。在 SKHynix 即將推出的 12 堆棧 HBM3 中,對裸片薄度的要求變得如此極端,每個(gè)裸片都被減薄到 30 微米。凹凸間距同樣非常密集。目前啟用 HBM 堆棧的唯一方法是使用 TCB 技術(shù),但業(yè)界期待可能使用更奇特的封裝形式,例如混合鍵合。
由于 TCB 是封裝極薄芯片的最佳技術(shù),因此 TCB 還通過使用 OSAT 和 IDM 封裝的旗艦設(shè)備中的手機(jī)應(yīng)用進(jìn)行了試驗(yàn)。三星、高通/Amkor 和華為/ASE 在一些與封裝上封裝 (PoP) DRAM 相關(guān)的應(yīng)用中使用了 TCB。OSAT 開始訂購越來越多的 TCB 工具,但最大的訂單仍然來自英特爾及其定制的共同開發(fā)的 TCB 平臺(tái)。關(guān)于這些其他用例需要注意的重要一點(diǎn)是,它們與英特爾的工具不同,它們也不是為高功率或高性能應(yīng)用而設(shè)計(jì)的。
ASM Pacific、Kulicke 和 Soffa 以及 Besi 之間的市場對 TCB 來說是非?;钴S的,并且每家都在不同的領(lǐng)域表現(xiàn)出色。這導(dǎo)致每個(gè)人都有自己的利基市場。訂單簿正在大幅上升,但由于它們各自占據(jù)的利基市場,這三個(gè)方面并不一致。