《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > FPGA學習技巧分享

FPGA學習技巧分享

2018-09-14
關鍵詞: FPGA VHDL Verilog

  在學習一門技術之前我們往往從它的編程語言入手,比如學習單片機時,我們往往從匯編或者C語言入門。

  所以不少開始接觸FPGA的開發(fā)人員,往往是從VHDL或者Verilog開始入手學習的。

  但我個人認為,若能先結合《數(shù)字電路基礎》系統(tǒng)學習各種74系列邏輯電路,深刻理解邏輯功能,對于學習HDL語言大有裨益,往往會起到事半功倍的效果。

  當然,任何編程語言的學習都不是一朝一夕的事,經(jīng)驗技巧的積累都是在點滴中完成,FPGA設計也無例外。下面就以我的切身體會,談談FPGA設計的經(jīng)驗技巧。

1.png

  功能足夠強大的可編程器件PLD/FPGA - Altera/Intel的MAX10

  我們先談一下FPGA基本知識

  1.硬件設計基本原則

  FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。

  它是作為專用集成電路領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足[功能固定,后期修改不靈活],又克服了原有可編程器件門電路數(shù)有限的缺點。

  一個設計如果時序余量較大,所能跑的頻率遠高于設計要求,能可以通過模塊復用來減少整個設計消耗的芯片面積,這就是用速度優(yōu)勢換面積的節(jié)約;

  反之,如果一個設計的時序要求很高,普通方法達不到設計頻率,那么可以通過數(shù)據(jù)流串并轉換,并行復制多個操作模塊,對整個設計采用“乒乓操作”和“串并轉換”的思想進行處理,在芯片輸出模塊處再對數(shù)據(jù)進行“并串轉換”。從而實現(xiàn)了用面積復制換取速度的提高。

  [上面兩段講得有點晦澀,通俗的意思也就是說一個人干不過來的活,可以多個人同時干,這樣速度就快了, FPGA硬件資源豐富,可以通過多個功能模塊并行處理的方式加快系統(tǒng)整體的處理速度]

  ● 硬件原則: 理解HDL本質。

  ● 系統(tǒng)原則: 整體把握。

  ● 同步設計原則: 設計時序穩(wěn)定的基本原則。

  2.Verilog作為一種HDL語言, 對系統(tǒng)行為的建模方式是分層次的

  比較重要的層次有系統(tǒng)級、算法級、寄存器傳輸級、邏輯級、門級、電路開關級。

  3.實際工作中,除了描述仿真測試激勵時使用for循環(huán)語句外,極少在RTL級編碼中使用for循環(huán)

  這是因為for循環(huán)會被綜合器展開為所有變量情況的執(zhí)行語句,每個變量獨立占用寄存器資源,不能有效的復用硬件邏輯資源,造成巨大的浪費。一般常用case語句代替。

  4. if…else…和case在嵌套描述時是有很大區(qū)別的

  if…else…是有優(yōu)先級的,一般來說,第一個if的優(yōu)先級最高,最后一個else的優(yōu)先級最低。而case語句是平行語句,它是沒有優(yōu)先級的,而建立優(yōu)先級結構需要耗費大量的邏輯資源,所以能用case的地方就不要用if…else…語句。

  補充:1.也可以用if…; if…; if…;描述不帶優(yōu)先級的“平行”語句。

  5.FPGA一般觸發(fā)器資源比較豐富, 而CPLD組合邏輯資源更豐富

  【其實這句話說的不對,CPLD的規(guī)模一般較小,速度快,內部的寄存器尤其是塊狀寄存器少,而FPGA只是內部的寄存器資源非常豐富,組合邏輯也不殺,取決于選用的系列和具體的型號,在同樣的價格下,如果不需要太多的寄存器,而主要需要的是組合邏輯,選擇PLD會更合適】

  6.FPGA和CPLD的組成

  FPGA基本有可編程I/O單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內嵌專用硬核等6部分組成。

  【時鐘發(fā)生器也是很重要的一部分,為了將器件運行在更高的速度,F(xiàn)PGA內部都集成了鎖相環(huán)PLL電路】

  CPLD的結構相對比較簡單,主要由可編程I/O單元、基本邏輯單元、布線池和其它輔助功能模塊組成。

  FPGA內部核心功能

2.png

  7.Block RAM

  3種塊RAM結構,M512 RAM(512bit)、M4K RAM(4Kbit)、M-RAM(64Kbit)。

  ● M512 RAM:適合做一些小的Buffer、FIFO、DPRAM、SPRAM、ROM等;

  ● M4K RAM: 適用于一般的需求;

  ● M-RAM: 適合做大塊數(shù)據(jù)的緩沖區(qū)。

  Xilinx 和 Lattice FPGA的LUT可以靈活配置成小的RAM、ROM、FIFO等存儲結構,這種技術被稱為分布式RAM?!続ltera/Intel的也可以啊】

  補充:但是在一般的設計中,不提倡用FPGA/CPLD的片內資源配置成大量的存儲器,這是處于成本的考慮。所以盡量采用外接存儲器。

  8.善用芯片內部的PLL或DLL資源完成時鐘的分頻、倍頻率、移相等操作不僅簡化了設計,并且能有效地提高系統(tǒng)的精度和工作穩(wěn)定性。

  【主要是可以通過外部比較普通的時鐘,就可以在FPGA內部運行到幾百MHz的頻率,并且可以產(chǎn)生各種不同相位的時鐘給不同的時序邏輯】


本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。