《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 嵌入式技術(shù) > 業(yè)界動(dòng)態(tài) > 半導(dǎo)體產(chǎn)業(yè)的未來(lái) 3D堆疊封裝技術(shù)

半導(dǎo)體產(chǎn)業(yè)的未來(lái) 3D堆疊封裝技術(shù)

2016-06-15

  半導(dǎo)體業(yè)晶圓制程即將達(dá)到瓶頸,也就代表摩爾定律可能將失效,未來(lái)晶圓廠勢(shì)必向下整合到封測(cè)廠,在晶圓制程無(wú)法繼續(xù)微縮下,封測(cè)業(yè)將暫時(shí)以系統(tǒng)級(jí)封裝等技術(shù)將芯片做有效整合,提高芯片制造利潤(rùn),挑起超越摩爾定律的角色,日月光、矽品及力成積極布局。

  半導(dǎo)體協(xié)會(huì)理事長(zhǎng)盧超群指出,未來(lái)半導(dǎo)體將要做3D垂直堆疊,全球半導(dǎo)體產(chǎn)業(yè)未來(lái)會(huì)朝向類(lèi)摩爾定律成長(zhǎng)。

  晶圓微縮將達(dá)瓶頸

  矽品研發(fā)中心副總經(jīng)理馬光華表示,未來(lái)單一芯片已經(jīng)無(wú)法繼續(xù)縮小情況下,或著是說(shuō)縮小的成本價(jià)格已經(jīng)超越經(jīng)濟(jì)效益,這時(shí)候就必須透過(guò)封裝技術(shù),來(lái)提升芯片的性能效益,好比日月光系統(tǒng)級(jí)封裝(SiP)技術(shù)或晶圓級(jí)封裝等。

  馬光華指出,所謂晶圓級(jí)封裝就是將整片晶圓直接進(jìn)行封裝及測(cè)試,過(guò)程中少掉部分封裝材料,制作起來(lái)的IC(集成電路)會(huì)相對(duì)較薄,而所謂的扇出型晶圓級(jí)封裝也就是直接在晶圓上進(jìn)行扇出封裝,能將材料再節(jié)省3成,同時(shí)芯片能更薄。

  未來(lái)還有面板級(jí)封裝,馬光華解釋?zhuān)姘寮?jí)封裝也就是直接利用面板進(jìn)行封裝,相較在12寸晶圓上切割I(lǐng)C,能更有效率且節(jié)省成本,等到扇出型封裝在面板上成熟后,就會(huì)出現(xiàn)面板級(jí)系統(tǒng)級(jí)封裝。

4%A]~[}XAVGH0KSBLI7}S~L.jpg

  面板級(jí)封裝省成本

  現(xiàn)在各大廠無(wú)不瞄準(zhǔn)先進(jìn)制程封裝,以提升封測(cè)品質(zhì),更要甩開(kāi)對(duì)手,其中日月光正在積極布局扇出型封裝及系統(tǒng)級(jí)封裝,先前日月光還取得DECA TECHNOLOGIES的扇出型晶圓級(jí)封裝制程技術(shù)與專(zhuān)利授權(quán) 。

  力成董事長(zhǎng)蔡篤恭表示,由于未來(lái)產(chǎn)品發(fā)展將朝向輕薄短小,不過(guò)摩爾定律面臨極限后,就必須采取先進(jìn)封裝技術(shù)彌補(bǔ)這方面的不足,不論是2.5D、3D或是扇出型(Fan out)封裝等,力成所有設(shè)備都準(zhǔn)備好了。

  封測(cè)業(yè)人士指出,目前不論是在邏輯IC上抑或是NAND Flash上,都需要3D堆疊技術(shù),才能讓芯片效益發(fā)揮最大化,也才能達(dá)到輕薄短小的程度。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話(huà)通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話(huà):010-82306118;郵箱:aet@chinaaet.com。