《電子技術應用》
您所在的位置:首頁 > 通信與網(wǎng)絡 > 業(yè)界動態(tài) > 微電子所成功研制30Gsps超高速數(shù)據(jù)轉換器

微電子所成功研制30Gsps超高速數(shù)據(jù)轉換器

2016-05-11
關鍵詞: 光通信 863 無線寬帶 ADC

       超高速模擬數(shù)字轉換器(ADC)和數(shù)字模擬轉換器(DAC)是下一代光通信無線寬帶領域的核心芯片,在大數(shù)據(jù)中心、以太網(wǎng)光互聯(lián)、短距離互聯(lián)通訊等領域有著廣泛應用。美、日等國自上世紀60、70年代起始終占據(jù)該領域的技術最高點。

  中國科學院微電子研究所于2006年在研究員劉新宇帶領下成立了超高速數(shù)模混合電路研發(fā)團隊,以實現(xiàn)AD/DA研制的整體跨越為目標。經(jīng)過近 10年的技術積累,團隊在超高速ADC/DAC的設計方法、理論分析方法以及封裝測試等方面積累了豐富的研究經(jīng)驗,在國內外一流學術刊物上發(fā)表了20多篇 學術論文,申請了20余項發(fā)明專利,建立起了通用采樣率為Gsps的數(shù)?;旌想娐返脑O計分析和測試評估平臺。

  在國家“863”項目的支持下,該團隊的研究工作取得了突破性進展,成功研制出超高采樣率、寬頻帶的30Gsps 6bit ADC/DAC芯片,大大縮短了與先進國家的技術差距,為我國在該領域擺脫國外技術壁壘限制增加了關鍵性的籌碼,對下游產業(yè)的發(fā)展起到了極大的促進作用。 該芯片的使用簡單靈活,可實現(xiàn)并行多波段/多波束運行,并可提供較高的動態(tài)范圍。目前,該芯片已在武漢郵電科學院構建的1Tb/s相干光OFDM傳輸驗證 平臺上實現(xiàn)應用驗證。

  30Gsps 6bit ADC芯片面積為3.9mm x 3.3mm ,采用4路交織技術,子ADC采用自主創(chuàng)新的折疊內插架構。芯片內部集成三項誤差校準電路,通過與FPGA配合可實現(xiàn)通道之間的自動校準。芯片輸出采用 24路高速串行數(shù)據(jù)接口,支持在30GSps采樣率下全速率輸出。芯片的最高采樣率為30Gsps,每秒可產生300億次模數(shù)轉換,總功耗為8W。該款芯 片的-3dB帶寬為18GHz。在30Gsps采樣率下,低頻有效位達到5bit,高頻有效位大于3.5bit,無雜散動態(tài)范圍(SFDR)大于 35dBc。

  30Gsps 6bit DAC的芯片面積為3mm x 2.8mm,采用了分段式電流舵DAC架構。該芯片集成24路高速串行數(shù)據(jù)接收器,以及4-1MUX高速電路,支持在30GSps采樣率下全速率輸出。該 芯片還集成了占空比校正和延遲偏差校準電路。測試結果表明芯片在30Gsps 采樣率下工作時,低頻無雜散動態(tài)范圍(SFDR)達到44dBc,在第一奈奎斯特區(qū)內SFDR大于28.5dBc。芯片總功耗6.2W。

9ab49b9b440bafb734215df2b0ac0ed8.gif

3c3a41829ba503665b959425495d3223.gif

圖1. 30Gsps 6bit ADC的實物照片和高頻測試結果

8bc68897cabc8a82329a6e6920a4ae59.jpg

a0607e64b1f2f2bdaaa9f7cd3b870ea7.jpg

  圖2. 30Gsps 6bit DAC的實物照片和SFDR測試結果

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。