《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 新的LatticeECP4系列重新定義了低成本、低功耗FPGA,具有高性能的創(chuàng)新

新的LatticeECP4系列重新定義了低成本、低功耗FPGA,具有高性能的創(chuàng)新

創(chuàng)新的6G SERDES、固化的通信引擎和超高帶寬DSP模塊適用于無線、有線,和視頻市場(chǎng)中的成本和功耗敏感的應(yīng)用
2011-11-30

     SERDES采用低成本wire-bond封裝,功能強(qiáng)大的DSP塊和具有基于硬IP的通信引擎,適用于成本和功耗敏感的無線、有線、視頻,和計(jì)算市場(chǎng)。LatticeECP4 FPGA系列以屢獲殊榮的LatticeECP3™系列為基礎(chǔ),為主流客戶提供高級(jí)功能,同時(shí)保持業(yè)界領(lǐng)先的低功耗和低成本。對(duì)于為各種應(yīng)用開發(fā)主流平臺(tái),LatticeECP4器件是非常理想的,如遠(yuǎn)程無線射頻頭、分布式天線系統(tǒng)、蜂窩基站、以太網(wǎng)匯聚、交換、路由、工業(yè)網(wǎng)絡(luò)、視頻信號(hào)處理、視頻傳輸和數(shù)據(jù)中心的計(jì)算。

        可以訪問以下鏈接觀看LatticeECP4 FPGA系列的視頻演示:

中文:  http://www.latticesemi.com/ecp4videocn

高品質(zhì)的SERDES通信引擎

    LatticeECP4 FPGA包含多達(dá)16個(gè)符合CEI 標(biāo)準(zhǔn)的6 Gbps SERDES通道,具有嵌入式物理編碼子層(PCS)模塊,采用低成本wire-bonded封裝和高性能flip chip封裝,使客戶能夠選擇以芯片到芯片以及遠(yuǎn)距離背板應(yīng)用的方式部署LatticeECP4 FPGA。多功能和可配置的SERDES / PCS可以無縫地與固化的通信引擎相集成,經(jīng)濟(jì)地構(gòu)建完整的高帶寬子系統(tǒng)。通信引擎比用類似的FPGA實(shí)現(xiàn)減少10倍以上的功耗和成本。 LatticeECP4通信引擎組合包括針對(duì)PCI Express2.1、多個(gè)10千兆以太網(wǎng)MAC和三速以太網(wǎng)MAC,以及串行快速I / O(SRIO)2.1的解決方案。SERDES / PCS和通信引擎的結(jié)合是完成基于復(fù)雜串行協(xié)議的設(shè)計(jì)的理想選擇,具有較低的成本,功耗和小尺寸的特點(diǎn),同時(shí)加快了產(chǎn)品的上市時(shí)間。

創(chuàng)新的DSP處理技術(shù),減少了乘法器的數(shù)量

    LatticeECP4系列具有功能強(qiáng)大的數(shù)字信號(hào)處理(DSP)模塊,18x18乘法器、寬ALU、加法樹,以及用于級(jí)聯(lián)的進(jìn)位鏈塊。獨(dú)特的加速邏輯意味著每個(gè)LatticeECP4 DSP模塊可等于4個(gè)LatticeECP3 DSP模塊,4倍于上一代LatticeECP3器件的信號(hào)處理能力。靈活的18x18乘法器可以分解成9X9或組合成36X36,以便完美的符合客戶的應(yīng)用需求。此外,多達(dá)576個(gè)乘法器可以級(jí)聯(lián)在一起構(gòu)成復(fù)雜的濾波器,用于無線遠(yuǎn)程射頻頭(RRH)、基于MIMO射頻天線的解決方案,以及視頻處理的應(yīng)用。

更高的性能和容量

      LatticeECP4 FPGA的速度比上一代器件快50%,具有1066 Mbps的DDR3存儲(chǔ)器接口和1.25 Gbps的LVDS I / O,也可作為串行千兆以太網(wǎng)接口。新的LatticeECP4 系列還有66%以上的邏輯資源和42%以上的嵌入式存儲(chǔ)器,使設(shè)計(jì)工程師能夠在FPGA中構(gòu)造完整的片上系統(tǒng)。

     萊迪思公司副總裁兼業(yè)務(wù)部總經(jīng)理Sean Riley說道,“下一代LatticeECP4 FPGA系列為我們的客戶提供前所未有的高級(jí)功能、高性能,低成本和低功耗的組合,這對(duì)高級(jí)的,但成本敏感的無線、有線,視頻和計(jì)算機(jī)應(yīng)用是必需的。在用經(jīng)濟(jì)的器件為我們的客戶提供尖端的創(chuàng)新方面,萊迪思是先行者?,F(xiàn)在我們的Lattice Diamond®設(shè)計(jì)軟件中包含了LatticeECP4器件。我們的客戶可以立即開始建立廣泛的、低功耗的平臺(tái),以擴(kuò)大他們的市場(chǎng)。”

LatticeECP4 FPGA的設(shè)計(jì)支持

        萊迪思提供知識(shí)產(chǎn)權(quán)(IP)核,開發(fā)板和設(shè)計(jì)軟件設(shè)計(jì),以便快速啟動(dòng)設(shè)計(jì)和快速使產(chǎn)品上市。一系列的知識(shí)產(chǎn)權(quán)(IP)核將包括CPRI、OBSAI、串行RapidIO、XAUI、SGMII/千兆以太網(wǎng)、PCI Express、串行連接SMPTE、FIR濾波器、FFT、Reed-Solomon編碼器/解碼器、針對(duì)DSP功能的CORDIC、CIC、NCO和針對(duì)存儲(chǔ)器接口和連接的其他幾個(gè)IP核。

Lattice Diamond設(shè)計(jì)環(huán)境加速了開發(fā)時(shí)間

     現(xiàn)在客戶可開始使用Lattice Diamond 1.4 beta設(shè)計(jì)軟件用LatticeECP4FPGA進(jìn)行設(shè)計(jì)。Lattice Diamond設(shè)計(jì)軟件是針對(duì)萊迪思FPGA產(chǎn)品的新的旗艦設(shè)計(jì)環(huán)境,提供了一整套功能強(qiáng)大的工具,高效的設(shè)計(jì)流程和用戶界面,使設(shè)計(jì)人員能夠更迅速地針對(duì)低功耗,成本敏感的FPGA應(yīng)用。此外,Lattice Diamond軟件繼續(xù)提供業(yè)界領(lǐng)先的專門為低成本和低功耗應(yīng)用而開發(fā)的功能。這些包括一個(gè)非常準(zhǔn)確的功耗計(jì)算器,基于引腳的同時(shí)開關(guān)輸出噪聲計(jì)算器和經(jīng)驗(yàn)證的MAP和PAR FPGA實(shí)現(xiàn)算法,有助于確保低成本和低功耗設(shè)計(jì)的解決方案。欲了解有關(guān)Lattice Diamond設(shè)計(jì)環(huán)境的更多信息,請(qǐng)?jiān)L問:www.latticesemi.com/latticediamond。

關(guān)于LatticeECP4 FPGA系列

LatticeECP4 FPGA系列有6款器件,提供符合多協(xié)議標(biāo)準(zhǔn)的6G SERDES,采用低成本的wire-bond封裝,DDR1/2/3存儲(chǔ)器接口的速度高達(dá)1066 Mbps,功能強(qiáng)大的可級(jí)聯(lián)DSP模塊非常適用于高性能射頻,基帶和圖像信號(hào)處理。LatticeECP4 FPGA具有1.25 Gbps的切換速度,還有快速LVDSI / O以及高達(dá)10.6 Mbits的嵌入式存儲(chǔ)器。邏輯密度從30K LUT到250K LUT,多達(dá)512個(gè)用戶I/ O。LatticeECP4 FPGA系列的高性能特性包括:

·        工作速度>500MHz的36X36具有乘法和累加功能的DSP模塊。DSP slice還具有創(chuàng)新的級(jí)聯(lián)特性,用于實(shí)現(xiàn)寬ALU及加法樹的功能,而沒有FPGA邏輯的性能瓶頸。DSP模塊提供了加速邏輯,相對(duì)于前代DSP架構(gòu)每個(gè)DSP塊有4倍的帶寬。

·        6 Gbps SERDES符合CEI - 6G抖動(dòng)規(guī)范,每個(gè)SERDES quad具有能夠混合和匹配多種協(xié)議的功能。這包括PCI Express 2.1、CPRI、OBSAI、XAUI、串行RapidIO2.0、SGMII/千兆以太網(wǎng)和萬兆以太網(wǎng)。

·        專門設(shè)計(jì)的SERDES / PCS模塊能夠?qū)崿F(xiàn)低延遲變化CPRI鏈接的設(shè)計(jì),常用于采用遠(yuǎn)程射頻頭連接的無線基站。

·        固化的通信引擎模塊使用固化的金屬陣列,具有多個(gè)10GbE和三速M(fèi)AC模塊,以及PCI Express2.1和SRIO2.1模塊。這些模塊比傳統(tǒng)的基于FPGA實(shí)現(xiàn)的面積和功耗效率高10倍以上。

·        符合SMPTE串行數(shù)字接口標(biāo)準(zhǔn),具有前所未有的功能,每個(gè)SERDES通道獨(dú)立支持3G、HD和SD視頻廣播信號(hào)。支持三速率而無需任何過采樣技術(shù),消耗盡可能少的功耗。

·        1.25 Gbps LVDS I / O,擁有時(shí)鐘數(shù)據(jù)恢復(fù)模塊,能夠與高性能ADC/ DAC接口和實(shí)現(xiàn)SGMII/ GbE鏈路。在通用的I / O上執(zhí)行CDR功能為設(shè)計(jì)人員大大增加了串行I / O的數(shù)目,當(dāng)需要大量的SERDES通道時(shí),甚至可以使用更小的FPGA,大大降低了實(shí)現(xiàn)串行以太網(wǎng)接口邏輯的成本。

這些特點(diǎn)使LatticeECP4 FPGA系列非常適合于大批量的成本和功耗敏感的應(yīng)用,諸如無線基礎(chǔ)設(shè)施、有線接入設(shè)備、視頻和圖像,以及計(jì)算應(yīng)用。欲了解更多有關(guān)新的LatticeECP4 FPGA系列的信息,請(qǐng)?jiān)L問www.latticesemi.com/ecp4。

供貨

有些客戶已經(jīng)在使用Lattice Diamond 1.4 beta設(shè)計(jì)軟件用LatticeECP4FPGA進(jìn)行設(shè)計(jì)。在2012年的上半年可獲取器件樣品,預(yù)計(jì)2012年下半年大批量生產(chǎn)并發(fā)貨。

關(guān)于萊迪思半導(dǎo)體公司

萊迪思半導(dǎo)體公司提供創(chuàng)新的FPGAPLD、可編程電源管理解決方案。要了解更詳細(xì)的信息,請(qǐng)?jiān)L問www.latticesemi.com

通過RSS了解萊迪思的最新信息。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。