《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 設(shè)計(jì)應(yīng)用 > DRM系統(tǒng)的SHA256算法設(shè)計(jì)及FPGA實(shí)現(xiàn)
DRM系統(tǒng)的SHA256算法設(shè)計(jì)及FPGA實(shí)現(xiàn)
陳穗光, 葛建華
摘要: 介紹了一種適于DRM系統(tǒng)的SHA-256算法和HMAC算法,給出了在FPGA上實(shí)現(xiàn)SHA256算法和HMAC算法的一種電路設(shè)計(jì)方案,并對(duì)算法的硬件實(shí)現(xiàn)部分進(jìn)行了優(yōu)化設(shè)計(jì),給出了基于Altera公司的Stratix II系列的FPGA的實(shí)現(xiàn)結(jié)果。
關(guān)鍵詞: SoPC DRM SHA-256 HMAC VerilogHDL
Abstract:
Key words :

摘 要:介紹了一種適于DRM" title="DRM">DRM系統(tǒng)的SHA-256" title="SHA-256">SHA-256算法和HMAC" title="HMAC">HMAC算法,給出了在FPGA上實(shí)現(xiàn)SHA256算法和HMAC算法的一種電路設(shè)計(jì)方案,并對(duì)算法的硬件實(shí)現(xiàn)部分進(jìn)行了優(yōu)化設(shè)計(jì),給出了基于Altera公司的Stratix II系列的FPGA的實(shí)現(xiàn)結(jié)果。
關(guān)鍵詞:DRM  SHA-256  HMAC  VerilogHDL

 

DRM系統(tǒng)的SHA256算法設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。