基于光纖傳輸?shù)亩嗦犯咚贁?shù)據(jù)采集系統(tǒng) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>395 K | |
標(biāo)簽: 高速數(shù)據(jù)采集 時分復(fù)用 光纖 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了8路高速數(shù)據(jù)采集傳輸系統(tǒng)的設(shè)計與實現(xiàn)。使用時分復(fù)用的數(shù)據(jù)傳輸方式將8通道數(shù)據(jù)通過3個光纖通道傳輸給處理設(shè)備,解決了多路高速數(shù)據(jù)傳輸?shù)膯栴}。采用FPGA作為主控芯片,TLK1501作為串/并轉(zhuǎn)換和8 B/10 B編碼芯片。A/D采樣頻率為20 MHz,整個系統(tǒng)的數(shù)據(jù)傳輸速率達到了1 920 Mb/s。通過使用Verilog語言編程,實現(xiàn)了數(shù)據(jù)的采集以及傳輸。該方案具有可行性好、方法簡單、成本低的優(yōu)點。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2