導(dǎo)彈角速度編碼器組合測試系統(tǒng)信號(hào)源設(shè)計(jì)
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>472 K
標(biāo)簽: FPGA DDS AD9959
所需積分:0分積分不夠怎么辦?
文檔介紹:基于計(jì)算機(jī)串行通信總線,在單片機(jī)的控制下使用一片F(xiàn)PGA芯片控制DDS模塊完成了信號(hào)源的設(shè)計(jì),同時(shí)控制DDS芯片AD9959完成任意波形的產(chǎn)生以作為備用的信號(hào)源?;赒uartusII 7.2軟件環(huán)境和VHDL語言完成了軟件程序的設(shè)計(jì)。仿真和試驗(yàn)表明,該信號(hào)源穩(wěn)定性好,信號(hào)精度及分辨率高,頻率、相位、幅度可靈活調(diào)整,具有很好的通用性,能夠滿足角速度編碼器組合測試系統(tǒng)的性能指標(biāo)和技術(shù)要求,具有很好的應(yīng)用價(jià)值。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。