基于FPGA的像素探測(cè)器數(shù)據(jù)緩存設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大小:1806 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對(duì)粒子對(duì)撞機(jī)像素探測(cè)器的數(shù)據(jù)緩存,提出了基于FPGA的解決方法。通過時(shí)序轉(zhuǎn)換匹配模塊,可以使用定制FIFO核實(shí)現(xiàn)對(duì)探測(cè)器模型的數(shù)據(jù)進(jìn)行緩存。經(jīng)過FPGA驗(yàn)證,在功能上達(dá)到了像素探測(cè)器模型的要求,對(duì)于粒子對(duì)撞機(jī)像素探測(cè)器的低成本工程驗(yàn)證具有顯著的參考價(jià)值。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2