基于FPGA的主從式高速數(shù)據(jù)采集與傳輸系統(tǒng) | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大小:399 K | |
標簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對數(shù)據(jù)采集系統(tǒng)有信號形式多樣、實時傳輸和靈活配置的要求,介紹了一種基于FPGA的數(shù)據(jù)采集和傳輸系統(tǒng),以及系統(tǒng)數(shù)字電路的程序設(shè)計。該系統(tǒng)以現(xiàn)場可編程邏輯陣列(FPGA)作為數(shù)據(jù)采集、預處理、組幀和傳輸?shù)目刂坪诵模ㄟ^低速串口接收控制命令,以高速USB接口向控制臺發(fā)送采集數(shù)據(jù)幀,設(shè)計了數(shù)字FIR濾波器濾除采集電路的信號干擾。測試結(jié)果表明,直流(DC)信號的平均測量精度為0.293%,交流(AC)信號的平均測量精度為0.642%,通道間相位差小于10°,適用于遙測和數(shù)據(jù)處理系統(tǒng)。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2