| 帶硬件地址識(shí)別的UART IP的設(shè)計(jì)和實(shí)現(xiàn) | |
| 所屬分類:技術(shù)論文 | |
| 上傳者:aet | |
| 文檔大?。?span>201 K | |
| 標(biāo)簽: SoPC | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:在通信和控制系統(tǒng)中,常使用異步串行通信控制器(UART)實(shí)現(xiàn)系統(tǒng)輔助信息的傳輸。為實(shí)現(xiàn)多點(diǎn)通信,通常用軟件識(shí)別發(fā)往本站點(diǎn)或其它站點(diǎn)的數(shù)據(jù),這會(huì)加大CPU的開銷。介紹了一種基于FPGA的UART IP,由硬件實(shí)現(xiàn)多點(diǎn)通信時(shí)的數(shù)據(jù)過(guò)濾功能,降低了CPU的負(fù)擔(dān),提高了系統(tǒng)性能。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2