基于NiosII 的SOPC 中EEPROM Controller Core 的設(shè)計(jì) | |
所屬分類:解決方案 | |
上傳者:chenyy | |
文檔大?。?span>172 K | |
標(biāo)簽: SoPC | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了如何在基于Nios II的SOPC中設(shè)計(jì)EEPROM的Controller Core,用Verilog HDL實(shí)現(xiàn)其硬件部分,編寫(xiě)了相關(guān)驅(qū)動(dòng)程序和應(yīng)用層軟件,構(gòu)建了基于NiosII的SOPC。并以AT24C02為例,在Altera的Stratix1S10的FPGA上實(shí)現(xiàn)了通過(guò)EEPROM Controller對(duì)其進(jìn)行讀寫(xiě),試驗(yàn)結(jié)果正確。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2