在NIOS-II 系統(tǒng)中A/D 數(shù)據(jù)采集接口的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:解決方案 | |
上傳者:chenyy | |
文檔大?。?span>204 K | |
標(biāo)簽: SoPC | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:本文主要討論了如何在NIOS 系統(tǒng)定制A/D 數(shù)據(jù)采集外設(shè)接口。文中首先討論了基于FPGA 設(shè)計(jì)的NIOS 系統(tǒng)中實(shí)現(xiàn)外部數(shù)據(jù)采集的最優(yōu)方式,在綜合考慮設(shè)計(jì)復(fù)雜程度,系統(tǒng)性能,資源利用率等各個(gè)方面因素后,文中給出了一個(gè)最優(yōu)設(shè)計(jì)方案——用FPGA 的 硬件邏輯實(shí)現(xiàn)A/D 數(shù)據(jù)采集的控制,數(shù)據(jù)傳輸?shù)纫幌盗泄δ埽詈笤敿?xì)的論述了設(shè)計(jì)的過程,以及在SOPC 開發(fā)環(huán)境中的實(shí)現(xiàn)步驟。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2