一種高效的分布式的離散余弦變換的硬件結(jié)構(gòu) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:chenyy | |
文檔大?。?span>1263 K | |
標(biāo)簽: SoPC | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:本文介紹了一種基于分布式算法的2D DCT 結(jié)構(gòu),該結(jié)構(gòu)中,我們充分利用了三角函數(shù)的周期性與對(duì)偶性,并利用簡(jiǎn)單ALU 實(shí)現(xiàn)加減法的分時(shí)復(fù)用,從而比已有的分布式DCT 結(jié)構(gòu)節(jié)省了很多硬件資源;另一方面,在本文的硬件結(jié)構(gòu)中,用RAM 代替了ROM,從而加快了速度又節(jié)省了資源(因?yàn)殡S輸入數(shù)據(jù)的數(shù)量和它們精度的增加ROM 的容量呈指數(shù)級(jí)增加)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2