基于SoPC的實(shí)時(shí)邊緣檢測(cè)系統(tǒng)研究
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>225 K
標(biāo)簽: SoPC
所需積分:0分積分不夠怎么辦?
文檔介紹:一種基于SoPC嵌入式單片解決方案的實(shí)時(shí)邊緣檢測(cè)系統(tǒng),利用FPGA片上邏輯資源實(shí)現(xiàn)了對(duì)640×512大小的動(dòng)態(tài)8 bit灰度圖像的實(shí)時(shí)邊緣檢測(cè)運(yùn)算,并利用片內(nèi)NiosⅡ處理器對(duì)系統(tǒng)進(jìn)行控制。分析了系統(tǒng)組成、工作原理、性能數(shù)據(jù)處理算法及實(shí)現(xiàn)過(guò)程。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。