一種基于分布式計算的芯片仿真加速設計 | |
所屬分類:技術論文 | |
上傳者:wwei | |
文檔大?。?span>3657 K | |
標簽: 芯片開發(fā) EDA 分布式計算 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:隨著芯片設計規(guī)模和復雜度越來越大,傳統(tǒng)的芯片EDA(Electronic Design Automation)驗證方法在子系統(tǒng)和SoC(System on Chip)全芯片級別越來越受限于仿真速度限制。如何高效收斂RTL(Register Transfer Level)設計,確保及時高質(zhì)量交付,成為芯片研發(fā)領域急需解決的重要問題。介紹了一種自研的利用分布式計算方法來加速大型芯片仿真效率的DVA(Distributed Verification Acceleration)系統(tǒng)架構和實現(xiàn)。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2