基于極化碼的分布式信源編解碼系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:zhoubin333 | |
文檔大?。?span>609 K | |
標(biāo)簽: 分布式信源編解碼 極化碼 FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹: 為解決在終端資源受限的場(chǎng)景下難以進(jìn)行壓縮編碼的問題,在FPGA平臺(tái)上設(shè)計(jì)了一種基于極化碼的分布式信源編解碼系統(tǒng)。系統(tǒng)在反饋機(jī)制下通過刪除部分極化碼校驗(yàn)比特實(shí)現(xiàn)了碼率自適應(yīng)傳輸。最后采用Verilog硬件描述語言在Xilinx公司的Virtex-7系列開發(fā)板上進(jìn)行硬件設(shè)計(jì)及系統(tǒng)實(shí)現(xiàn)。測(cè)試結(jié)果表明,采用時(shí)鐘頻率為200 MHz的情況下,系統(tǒng)的吞吐率可達(dá)到919 kb/s。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2