《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 解決方案 > 低噪聲12 GHz微波小數N分頻鎖相環(huán)的設計

低噪聲12 GHz微波小數N分頻鎖相環(huán)的設計

2010-12-20

電路功能與優(yōu)勢

該電路是低噪聲" title="低噪聲">低噪聲微波" title="微波">微波小數N分頻PLL的完整實現方案,以 ADF4156 作為核心的小數N分頻PLL器件。使用 ADF5001 外部預分頻器將PLL頻率范圍擴展至18 GHz。采用具有適當偏置和濾波的超低噪聲 OP184 運算放大器驅動微波VCO,在12 GHz下可實現完全低噪聲PLL,經測量積分相位噪聲為0.35 ps rms。該功能通常用于產生本振頻率(LO),適用于微波點對點系統(tǒng)、測試與測量設備、汽車雷達等應用和軍事應用。



圖1. 低噪聲微波小數N分頻PLL(簡化示意圖:未顯示去耦和所有連接)

電路描述

圖1顯示的是電路的框圖。該電路選擇了Synergy Microwave 公司的12 GHz VCO DXO11751220-5 ,當然,只要環(huán)路濾波器經過適當重新設計,4 GHz至18 GHz范圍內的任何VCO都可使用。與大多數微波VCO一樣,Synergy VCO具有0.5 V至15 V的寬輸入調諧范圍,這要求在低電壓ADF4156電荷泵(最大輸出為5.5 V)與VCO輸入間采用有源PLL環(huán)路濾波器。OP184由于噪聲性能佳,且具有軌到軌輸入/輸出,被選為該有源環(huán)路濾波器的運算放大器。運算放大器輸出噪聲將饋通至RF輸出,并通過有源濾波器響應整形,因此噪聲低。軌到軌輸入操作也是PLL有源濾波器的重要考慮因素,因為可使用單運算放大器電源。這是因為電荷泵輸出(CPOUT)在上電時將以0 V啟動,對不具有軌到軌輸入電壓范圍的運算放大器可能造成問題。這也使得運算放大器的同相輸入可偏置到高于地電壓,且對電阻不匹配或溫度變化引起的任何偏置電壓變化內置余量。建議將偏置電平大約設置為電荷泵電源(VP)的一半,既滿足輸入電壓范圍要求又留有充足余量,并獲得最佳的電荷泵雜散性能。本電路筆記采用VP = 5 V進行測量,運算放大器共模偏置電壓= 2.2 V。為了將基準噪聲饋通降至最小,在同相運算放大器輸入引腳附近放置1μF的大去耦電容,如圖1所示。該電容和47 kΩ的電阻形成截止頻率低于10 Hz的RC濾波器。

環(huán)路濾波器設計

該電路選擇的是前置濾波的反相拓撲結構。建議采用前置濾波,從而避免來自電荷泵的極短電流脈沖過驅放大器——這可能會限制輸入電壓的壓擺率。使用反相拓撲結構時,必須確保PLL IC允許PFD極性反轉,從而抵消運算放大器的反相,以正確的極性驅動VCO。ADF4156 PLL便具有這一PD極性選項。

設置和測量

表1給出了該電路的設置,圖2中顯示的是測量結果與ADIsimPLL預測仿真性能的對比,可以看出結果非常吻合。測量的積分相位噪聲為0.35 ps rms。測量設置如圖3所示。

表1. 測試測量設置



該電路或任何高速電路的性能都高度依賴于適當的PCB布局,包括但不限于電源旁路、受控阻抗線路(如需要)、元件布局、信號布線以及電源層和接地層。



圖2. 12 GHz PLL的測量性能與仿真相位噪聲性能對比



圖3. 測量電路

常見變化

ADIsimPLL內有幾種采用反相或同相運算放大器配置的有源環(huán)路濾波器拓撲結構。可在ADIsimPLL分析相位噪聲的取舍。反向拓撲結構可讓輸出電壓低至運算放大器最小輸出電壓,對OP184而言可低至125 mV。相比之下,同相拓撲結構的輸出電壓僅限于最小電荷泵電壓(0.5 V)與同相增益之積。

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。