全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出三款新型開發(fā)套件,進(jìn)一步提升數(shù)字信號(hào)處理開發(fā)人員的實(shí)力,幫助他們方便地應(yīng)用 FPGA,進(jìn)而實(shí)現(xiàn)最高信號(hào)處理性能,成本與功耗優(yōu)化,并通過協(xié)處理技術(shù)解決系統(tǒng)瓶頸。因?yàn)橘愳`思目標(biāo)設(shè)計(jì)平臺(tái)是與業(yè)界領(lǐng)先的分銷商、設(shè)計(jì)服務(wù)、工具和硬件合作伙伴密切合作推出的,因此,賽靈思DSP產(chǎn)品的新套件將可以為開發(fā)人員提供硬件、工具和參考設(shè)計(jì),以確保打造出一款適合各種不同 DSP 應(yīng)用的生產(chǎn)力高效的設(shè)計(jì)流程。
賽靈思平臺(tái)解決方案和服務(wù)市場高級(jí)總監(jiān) Tim Erjavec 指出:“我們認(rèn)識(shí)到市場對(duì) DSP 和設(shè)計(jì)方法的要求相當(dāng)廣泛,因此我們攜手德州儀器、安富利電子元件、 MathWorks 和 4DSP 等業(yè)界領(lǐng)先公司推出了完整的開發(fā)平臺(tái),以配合開發(fā)人員的工作方式,提供與其一致的設(shè)計(jì)方法。通過通力協(xié)作,我們共同打造的套件能為開發(fā)人員帶來 FPGA、處理器和 DSP 資源的理想平衡,可以滿足視頻、醫(yī)療影像、無線、航空航天與國防等諸多細(xì)分市場中各種 DSP 應(yīng)用需求。”
賽靈思DSP目標(biāo)設(shè)計(jì)平臺(tái)能方便地實(shí)現(xiàn)擴(kuò)展,添加新功能、新標(biāo)準(zhǔn)、新特性和新支持。賽靈思、客戶、合作伙伴或其他第三方均能輕松地改進(jìn)現(xiàn)有平臺(tái)功能,為最終用戶帶來增值,縮短開發(fā)時(shí)間和投資回報(bào)周期。DSP目標(biāo)設(shè)計(jì)平臺(tái)能滿足各種應(yīng)用性能要求,包括頂尖的性能,性價(jià)比以及協(xié)處理加速性能等。
新型 DSP 開發(fā)套件包括帶有集成 ADC/DAC的新型高性能 Virtex®-6 FPGA DSP套件、增強(qiáng)型低成本 Spartan®-6 FPGA DSP 套件,以及Spartan-6 FPGA 協(xié)處理DSP套件。上述三款套件均集成了 AMBA®4 AXI™4互聯(lián)和 IP 支持。
帶集成高速數(shù)據(jù)轉(zhuǎn)換器的 Virtex-6 FPGA DSP 開發(fā)套件
新型 Virtex-6 FPGA DSP 開發(fā)套件面向頂尖的信號(hào)處理性能的應(yīng)用,在 4DSP 公司設(shè)計(jì)的 FMC(FPGA 夾層卡)上集成了德州儀器的模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC),確保客戶能夠優(yōu)化模擬和數(shù)字性能。該套件配套提供了參考設(shè)計(jì),可從 Virtex-6 FPGA 全面配置和控制 ADC/DAC,幫助用戶優(yōu)化信噪比丟失點(diǎn),實(shí)現(xiàn)量化、模擬濾波和增益等參數(shù)。該套件提供 AXI4 支持,能將賽靈思和第三方 IP 與優(yōu)化的高性能點(diǎn)對(duì)點(diǎn)互聯(lián)輕松集成,減少資源占用,且不影響性能。ADC/DAC與Virtex-6 器件的完美集成,可為客戶節(jié)省數(shù)周甚至數(shù)月的研發(fā)時(shí)間。
新的DSP 平臺(tái)支持眾多市場的應(yīng)用,其中包括航空國防、醫(yī)療技術(shù)、高性能計(jì)算,以及新一代無線通信等。
Spartan-6 FPGA DSP開發(fā)套件
如果客戶希望為現(xiàn)有系統(tǒng)添加 DSP,同時(shí)以最低成本和功耗優(yōu)化性能,通過在最新賽靈思 ISE 設(shè)計(jì)套件中增加 AXI4 支持,新的 Spartan-6 FPGA DSP 開發(fā)套件將成為出色的入門級(jí)平臺(tái)選擇。該套件的基礎(chǔ)板集成了 Spartan-6 LX150T 器件,從而實(shí)現(xiàn)了較高的 DSP性價(jià)比,并提供了高速系統(tǒng)連接功能所需的集成收發(fā)器。該平臺(tái)套件除了提供大量設(shè)計(jì)輔導(dǎo)資料外,還提供數(shù)字上變頻和數(shù)字下變頻目標(biāo)參考設(shè)計(jì),既可直接使用,也能通過修改運(yùn)用于RTL、(采用MATLAB與Simulink的模型化基礎(chǔ)設(shè)計(jì))或高級(jí) C 語言合成環(huán)境,以加速研發(fā)開發(fā)。
Spartan-6 FPGA 協(xié)處理 DSP 套件
賽靈思和安富利電子元件已經(jīng)聯(lián)合開發(fā)一款協(xié)處理平臺(tái),使軟件設(shè)計(jì)人員能通過 Spartan-6 FPGA 減少乃至消除各種應(yīng)用瓶頸,從而加速系統(tǒng)性能。Spartan-6 FPGA協(xié)處理 DSP 套件可優(yōu)化高性能 FPGA 的關(guān)鍵優(yōu)勢,在一體化的平臺(tái)中支持系統(tǒng)控制處理和數(shù)字信號(hào)處理。
Spartan-6 FPGA 理想適用于替代或協(xié)同超高性能數(shù)字信號(hào)處理工作,或能提供各種靈活的外設(shè)擴(kuò)展選擇。該套件提供的 AXI4 協(xié)處理參考設(shè)計(jì),可以展示上述性能的優(yōu)勢。設(shè)計(jì)人員可通過包含套件在內(nèi)的熟悉的設(shè)計(jì)環(huán)境快速啟動(dòng)工作。
定價(jià)與供貨情況
在 4DSP 提供的 FMC 子卡上集成了 ML605 開發(fā)板、賽靈思 ISE 設(shè)計(jì)套件系統(tǒng)版本、AXI4 DSP IP、Virtex-6 FPGA目標(biāo)參考設(shè)計(jì)和德州儀器 ADC/DAC 技術(shù)的 Virtex-6 FPGA DSP 套件現(xiàn)可立即供貨,售價(jià)為3,995 美元;請(qǐng)?jiān)L問www.em.avnet.com/virtex6dsp2了解更多信息。
包括安富利電子元件 LX150T 開發(fā)板、賽靈思 ISE 設(shè)計(jì)套件系統(tǒng)版本、AXI4 DSP IP 和 Spartan-6 FPGA 目標(biāo)參考設(shè)計(jì)的 Spartan-6 FPGA DSP 套件現(xiàn)可立即供貨,售價(jià)為1,995 美元;Spartan-6 FPGA 協(xié)處理套件現(xiàn)已開始提供訂購,售價(jià)為 1,695 美元。請(qǐng)?jiān)L問www.em.avnet.com/spartan6dsp和www.em.avnet.com/spartan6omap以了解更多信息。
所有 DSP 套件目標(biāo)參考設(shè)計(jì)均提供了可供用戶選擇的 RTL、Simulink /System Generator格式,以提高易用性和工作效率。此外,客戶如果希望用 C/C++ 在 AutoESL 高級(jí)綜合環(huán)境中進(jìn)行設(shè)計(jì),賽靈思公司也提供相關(guān)輔導(dǎo)資料。MathWorks 和 AutoESL都在其網(wǎng)站上提供了用于評(píng)估的開發(fā)工具。有關(guān)更多賽靈思 DSP 目標(biāo)設(shè)計(jì)平臺(tái)信息請(qǐng)?jiān)L問以下網(wǎng)站www.xilinx.com/cn/technology/dsp.htm。
客戶證言
安富利電子元件
安富利電子元件全球技術(shù)市場副總裁 Jim Beneke 指出:“我們的目標(biāo)是為客戶推出全套解決方案,從我們眾多合作伙伴那里匯集最佳的軟硬件和 IP。賽靈思的平臺(tái)戰(zhàn)略和開放式協(xié)作使我們能將模擬、數(shù)字及其它工具整合在一起,提供含有適合組件的完整開發(fā)套件,從而大幅加速系統(tǒng)開發(fā)。
安富利電子元件是所有賽靈思 DSP 套件的關(guān)鍵合作伙伴。雙方共同設(shè)計(jì)電路板、參考設(shè)計(jì),最終開發(fā)出 Spartan-6 FPGA DSP 套件、集成 ADC/DAC 的Virtex-6 FPGA DSP,以及 Spartan-6 協(xié)處理開發(fā)套件。安富利和賽靈思通過協(xié)調(diào)雙方的平臺(tái)開發(fā)戰(zhàn)略,以最大限度地?cái)U(kuò)大應(yīng)用覆蓋范圍,為 DSP系統(tǒng)設(shè)計(jì)人員提供了最高效的開箱即用設(shè)計(jì)體驗(yàn)。
MathWorks
MathWorks公司經(jīng)理,合作伙伴計(jì)劃以及品牌拓展團(tuán)隊(duì)的Amnon Gai指出:“我們看到了客戶持續(xù)增長的需求,他們希望將算法用于FPGA。我們與賽靈思密切合作,消除了在一個(gè)FPGA中DSP算法開發(fā)和實(shí)施之間的鴻溝,成績相當(dāng)出色。客戶使用MATLAB®和Simulink®接口,能快速開發(fā)出各種算法實(shí)現(xiàn)系統(tǒng)各方面的性能,并在FPGA中實(shí)施這些算法,已達(dá)到可與定制RTL相媲美的性能水平,實(shí)現(xiàn)了大多數(shù)DSP設(shè)計(jì)人員所熟悉的快速開發(fā)流程。”
MathWorks是賽靈思的長期業(yè)界合作伙伴。MathWorks提供模型化的基礎(chǔ)設(shè)計(jì)環(huán)境,針對(duì)多種不同信號(hào)處理設(shè)計(jì)情境實(shí)現(xiàn)了優(yōu)化,能幫助開發(fā)人員更方便地發(fā)揮FPGA在DSP系統(tǒng)中的性能。有關(guān)使用及評(píng)估MathWorks產(chǎn)品的信息,將于所有賽靈思 DSP開發(fā)套件一起提供。
4DSP
4DSP的CTO兼創(chuàng)始人Pierrick Vulliez指出:“數(shù)字整合促使DSP設(shè)計(jì)人員調(diào)節(jié)數(shù)字和模擬領(lǐng)域的性能。通過與德州儀器和賽靈思合作,我們定義了一款讓設(shè)計(jì)人員在FPGA中控制數(shù)據(jù)轉(zhuǎn)換技術(shù)關(guān)鍵功能的接口。配合在FPGA中修改數(shù)字過濾器特性的功能,用戶現(xiàn)在能同時(shí)探索模擬和數(shù)字優(yōu)化,實(shí)現(xiàn)最佳成績。利用FMC標(biāo)準(zhǔn),我們能用不同的數(shù)據(jù)轉(zhuǎn)換器技術(shù)部署解決方案,所需時(shí)間大幅縮短。”
4DSP推出標(biāo)準(zhǔn)化FMC子卡,擴(kuò)展了其他基礎(chǔ)/載體卡的功能,滿足關(guān)鍵應(yīng)用和專門市場應(yīng)用的需求。根據(jù)賽靈思 FMC平臺(tái)戰(zhàn)略,統(tǒng)一的集成式ADC/DAC卡可升級(jí)高性能Virtex-6 FPGA DSP開發(fā)套件。靈活的FPGA接口能全面連接到高速模數(shù)和數(shù)模數(shù)據(jù)轉(zhuǎn)換器,從而實(shí)現(xiàn)全部性能優(yōu)勢。