本文介紹了CY8C20xx6A主要特性,邏輯方框圖,CapSense系統(tǒng)方框圖以及通用CapSense控制套件電路圖。
Cypress公司的CY8C20xx6A 是最新和最低功耗的1.8V CapSense解決方案,工作電壓1.71V 到 5.5V,采用低功耗 CapSense® 模塊,可配置的電容式感測(cè)元件和支持組合使用 CapSense 按鈕、滑條、觸摸板、觸摸屏和接近傳感器,M8C 處理器的速度最高可達(dá) 24 MHz,主要用于以電池為能源的手持設(shè)備,移動(dòng)設(shè)備,藍(lán)牙手持設(shè)備以及打印機(jī),LCD TV和監(jiān)視器等。
CY8C20xx6A主要特性:
■ 1.71V 到 5.5V 工作電壓
■ 低功耗 CapSense® 模塊
? 可配置的電容式感測(cè)元件
? 支持組合使用 CapSense 按鈕、滑條、觸摸板、觸摸屏和接近傳感器
■ 強(qiáng)大的 Harvard 架構(gòu)處理器
? M8C 處理器的速度最高可達(dá) 24 MHz
? 速度高、功耗低
? 中斷控制器
? 溫度范圍:-40℃ 至 +85℃
■ 靈活的片上存儲(chǔ)器
? 3 個(gè)程序/數(shù)據(jù)存儲(chǔ)器容量選項(xiàng):
? CY8C20x36A:8K 閃存/1K SRAM
? CY8C20x46A、CY8C20x96A:16K 閃存/2K SRAM
? CY8C20x66A:32K 閃存/2K SRAM
? 50,000 次閃存擦/寫循環(huán)
? 局部閃存更新
? 靈活的保護(hù)模式
? 系統(tǒng)內(nèi)串行編程 (ISSP)
■ 全速 USB
? 僅在 CY8C20646A、CY8C20666A 和 CY8C20x96A 上提供
? 符合 12 Mbps USB 2.0 標(biāo)準(zhǔn)
? 8 個(gè)單向端點(diǎn)
? 1 個(gè)雙向控制端點(diǎn)
? 專用的 512 字節(jié)緩沖區(qū)
? 在 3.3V 時(shí)采用內(nèi)部穩(wěn)壓調(diào)節(jié)
■ 高精度、可編程時(shí)鐘
? 內(nèi)部主振蕩器:6/12/24 MHz ± 5%
? 供看門狗和睡眠定時(shí)器使用的 32 kHz 內(nèi)部低速振蕩器
? 供可選外部晶振使用的高精度 32 kHz 振蕩器
? 不帶外部組件時(shí),USB 振蕩器的精度為 0.25%
(僅限 CY8C20646A、CY8C20666A 和 CY8C20x96A)
■ 可編程引腳配置
? 多達(dá) 36 個(gè) GPIO(具體取決于封裝)
? 雙模式 GPIO:所有 GPIO 都支持?jǐn)?shù)字輸入/輸出和模擬輸入
? 所有 GPIO 均具有 25 mA 的灌電流能力
? 所有 GPIO 均可選擇上拉驅(qū)動(dòng)、High Z 驅(qū)動(dòng)、開(kāi)漏驅(qū)動(dòng)模式
? 端口 0 和 1 采用 CMOS 驅(qū)動(dòng)模式(5 mA 源電流):
?端口 0 的源電流總和為 20 mA(在 3.0V 時(shí))
?端口 1 的源電流總和為 20 mA(在 3.0V 時(shí))
? 端口 1 上具有可選的穩(wěn)壓數(shù)字 I/O
? 端口 1 的輸入閾值可配置
? 所有端口 1 GPIO 上都具有熱插拔能力
■ 通用模擬復(fù)用器
? 通用內(nèi)部模擬總線
? I/O 的同步連接
? 高 PSRR 電壓比較器
? 用于所有模擬資源的低壓差電壓調(diào)節(jié)器
■ 額外的系統(tǒng)資源
? I2C 從器件:
?有 50 kHz、100 kHz 或 400 kHz 可供選擇
?無(wú)需時(shí)鐘伸展(在大多數(shù)情況下)
?在睡眠模式期間實(shí)現(xiàn),電流不超過(guò) 100 µA
?硬件地址驗(yàn)證
? SPI™ 主控和從器件:可在 46.9 kHz 到 12 MHz 的范圍內(nèi)進(jìn)行配置
? 3 個(gè) 16 位定時(shí)器
? 看門狗和睡眠定時(shí)器
? 內(nèi)部電壓參考
? 集成監(jiān)控電路
? 8 到 10 位增量型模數(shù)轉(zhuǎn)換器
? 2 個(gè)通用高速低功耗模擬電壓比較器
■ 完善的開(kāi)發(fā)工具
? 免費(fèi)的開(kāi)發(fā)工具 (PSoC Designer™)
? 功能齊全的在線仿真器和編程器
? 全速仿真
? 靈活實(shí)用的斷點(diǎn)結(jié)構(gòu)
? 128K 的跟蹤存儲(chǔ)器
■ 封裝選擇
? CY8C20x36A:
? 16 引腳 3 x 3 x 0.6 mm QFN
? 24 引腳 4 x 4 x 0.6 mm QFN
? 32 引腳 5 x 5 x 0.6 mm QFN
? 48 引腳 SSOP
? 48 引腳 7 x 7 x 1.0 mm QFN
? CY8C20x46A:
? 16 引腳 3 x 3 x 0.6 mm QFN
? 24 引腳 4 x 4 x 0.6 mm QFN
? 30 腳 WLCSP
? 32 引腳 5 x 5 x 0.6 mm QFN
? 48 引腳 SSOP
? 48 引腳 7 x 7 x 1.0 mm QFN(帶 USB)
? CY8C20x96A:
? 24 引腳 4 x 4 x 0.6 mm QFN(帶 USB)
? 32 引腳 5 x 5 x 0.6 mm QFN(帶 USB)
? CY8C20x66A:
? 32 引腳 5 x 5 x 0.6 mm QFN
? 48 引腳 7 x 7 x 1.0 mm QFN(帶 USB)
? 48 引腳 SSOP
? 30 腳 WLCSP
圖1。CY8C20xx6A邏輯方框圖
圖2 CY8C20xx6A CapSense系統(tǒng)方框圖
CY3280-20x66通用CapSense控制套件
CY3280-20x66 Universal CapSense Controller Kit
The CY3280-20X66 CapSense Controller Kit is designed for easy prototyping and debug of 20xx6A CapSense Family designs with pre-defined control circuitry and plug-in hardware. Programming hardware is included as well as an I2C-to-USB bridge for tuning and data acquisition. This module connects to any CY3280 Universal CapSense Module Board.
CY3280-20x66 Kit Content:
CY3280-20x66 CapSense Controller Board
CY3240-I2USB Bridge
CY3210 MiniProg1 Programmer
USB 2.0 Retractable Cable
CY3280-20x66 Kit CD
圖3 CY3280-20x66通用CapSense控制套件外形圖
圖4 通用CapSense控制套件電路圖