《電子技術(shù)應用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > SYNPLICITY 推出 READYIP 計劃:業(yè)界首個面向 FPGA 實施的通用安全 IP 流程

SYNPLICITY 推出 READYIP 計劃:業(yè)界首個面向 FPGA 實施的通用安全 IP 流程

ARM、CAST、Gaisler Research、Synopsys 及 Tensilica 等各大 IP 廠商均支持該計劃
2008-04-18
作者:Synplicity 公司
?

業(yè)界領(lǐng)先的創(chuàng)新 IC 設計與驗證解決方案供應商 Synplicity 公司(納斯達克" title="納斯達克">納斯達克上市代號:SYNP)日前宣布實施 ReadyIP 計劃。該計劃旨在簡化 FPGA 系統(tǒng)設計中IP 的獲取、評估與使用,其為FPGA 實施提供了業(yè)界首款完整的通用加密設計方案,使用戶能通過 Synplicity 業(yè)界標準綜合環(huán)境Synplify Pro 和/或 Synplify Premier 解決方案在自己的設計方案中采用并輕松集成不同第三方" title="第三方">第三方廠商的IP。?

?

ReadyIP 計劃主要包括如下組成部分:支持權(quán)限管理的標準 IP 加密技術(shù)" title="加密技術(shù)">加密技術(shù),以簡化 IP 評估流程;System Designer?,一種獨立于不同F(xiàn)PGA技術(shù)的全新 IP 集成功能,同時也是 Synplicity 綜合產(chǎn)品的一部分(請參見相關(guān)新聞稿:Synplicity 針對 FPGA 設計方案的系統(tǒng)級實施IP 集成工具推出 System Designer);“按鈕式”因特網(wǎng)接入功能,可直接從 Synplicity 的 FPGA 設計環(huán)境訪問第三方IP;使用 SPIRIT Consortium 的 IP–XACT IP 封裝格式,可混用并匹配于不同來源的 IP,包括公司內(nèi)部 IP。 ?

Synplicity 還宣布其 ReadyIP 計劃得到了各領(lǐng)先 IP 廠商的大力支持。ARM、CAST、Gaisler Research 和 Tensilica作為這項全新的行業(yè)計劃的創(chuàng)始成員一直與 Synplicity 展開通力合作。根據(jù)這一新的合作計劃,將從上述廠商精選通用安全 IP,以滿足不同 FPGA 產(chǎn)品要求。?

?

Synplicity 認為其 ReadyIP 計劃所提供的業(yè)界通用的標準設計流程" title="設計流程">設計流程大力推進了采用 IP 的FPGA設計,此舉會使用戶受益匪淺,原因在于:一、用戶在購買前可試用 IP;二、使用 IP 可以提高設計工作效率;三、通過標準化技術(shù)來創(chuàng)建自己的可重復利用 IP設計實例。?

?

Synplicity 的市場營銷高級副總裁 Andy Haines 指出:“Synplicity 的 ReadyIP 計劃不僅率先推動IP 的廣泛采用,而且還使設計人員" title="設計人員">設計人員在購買第三方 IP 之前能夠輕松進行試用。同樣重要的是,它還使公司能對自己的 IP 進行打包,以便在整個公司內(nèi)部安全分配,從而確保設計方案可以重復使用,并用 Synplicity 的 ReadyIP 設計流程加以實施。”Haines 進而指出:“我們很高興地歡迎 ARM、CAST、Gaisler Research 和 Tensilica 加入該計劃,這不僅因為他們是主要的 IP 供應商,更因為他們是具有前瞻性的公司,能大幅提高設計團隊的工作效率?!?

?

FPGA 設計人員在設計實現(xiàn) FPGA 系統(tǒng)時對第三方 IP 的依賴性越來越高。ReadyIP 解決方案使設計人員能在 Synplicity 的 FPGA 綜合產(chǎn)品中同時使用第三方廠商以及公司內(nèi)部開發(fā)的 IP,并通過 Synplicity 的 System Designer 功能(該解決方案可確保設計人員將 IP 集成到 FPGA 設計方案內(nèi)并在選定的FPGA上實現(xiàn))簡化 IP 組裝。在 Synplicity 的綜合環(huán)境中,可通過 Web 瀏覽器訪問 IP。利用這種“按鈕式”接入功能,用戶能將多種 IP 下載到綜合環(huán)境中進行評估。?

?

Gary Smith EDA的首席分析師 Mary Olsson 指出:“ReadyIP 是一種智能解決方案,使用戶能夠通過各種不同的 FPGA 器件靈活地實施設計方案,從而最好地滿足特定應用要求。此外,用戶還能在新一代技術(shù)推出時輕松升級他們的設計方案。Synplicity 憑借基于業(yè)界標準且獨立于不同F(xiàn)PGA廠商(vendor independent)的設計流程,以及與各大 IP 供應商的通力合作,切實加強了這一全新行業(yè)計劃的價值體現(xiàn)?!???

?

ARM 處理器產(chǎn)品部的執(zhí)行副總裁 (EVP) 兼總經(jīng)理 Graham Budd 指出:“Synplicity 的ReadyIP 計劃的獨特之處在于,它使 FPGA 設計人員能方便高效地獲得 ARM Cortex?-M1處理器 等當前可用的 IP 選項。我們認為,ReadyIP 將不僅能改善設計人員的使用體驗,而且還有助于設計人員更加快捷高效地完成設計方案,并在他們選定的任何 FPGA器件中進行實踐?!??

?

CAST 的總裁 Hal Barbour 指出:“標準化的 ReadyIP 計劃使 FPGA 設計人員能夠更方便地獲得最需要的IP。我們在 15 年前就致力于解決高效使用 IP 核的問題。與 Synplicity開展合作是一件令人振奮的事,我們將共同幫助設計人員擴展獨立于FPGA技術(shù)的設計領(lǐng)域?!??

?

Tensilica 的市場營銷與業(yè)務開發(fā)部副總裁 Steve Roddy 指出:“Synplicity 的 ReadyIP計劃有助于向 FPGA 設計人員推廣 IP的使用,從而推動 IP 市場的整體發(fā)展。隨著 FPGA 設計規(guī)模的擴大和日趨復雜,F(xiàn)PGA 設計人員將更多地利用 IP 來提高設計工作的效率?!??

?

Synopsys 的 服務與 IP 市場營銷高級總監(jiān) John Koeter 指出:“Synplicity 提供了一種保護第三方 IP 的通用安全方法,在加速業(yè)界開發(fā)并驗證復雜 SoC 方面發(fā)揮了重要作用。利用 ReadyIP 計劃,ASIC 和 SoC 設計人員現(xiàn)在能方便地開展 FPGA 原型設計。”?

??

ReadyIP 流程不僅支持 SPIRIT Consortium 的 IP-XACT 業(yè)界標準 IP 集成與配置規(guī)范,而且還支持 Synplicity 的 OpenIP 加密方法,使 IP 供應商能安全地為潛在的客戶及現(xiàn)有客戶提供 IP。Synplicity 已經(jīng)將這一加密技術(shù)捐贈給了 IEEE,標準化工作現(xiàn)已通過 IEEE P1735 工作組正式啟動。 ?

?

關(guān)于 Synplicity?

Synplicity有限公司(納斯達克上市代號:SYNP)是創(chuàng)新軟件解決方案領(lǐng)域的頂級供應商,可進行可編程邏輯組件(FPGA、PLD和CPLD)迅速有效的設計,廣泛應用于通信、軍事/航空、消費類產(chǎn)品、半導體、電腦以及其它電子系統(tǒng)市場。Synplicity有限公司提供的工具擁有出色的性能、優(yōu)惠的成本以及加速上市時間等特點,能夠簡化、提高FPGA、ASIC驗證以及DSP設計者進行主要設計規(guī)劃、邏輯綜合以及物理綜合的過程,提高這個過程的自動化程度。Synplicity有限公司是FPGA合成解決方案的頭號供應商,曾經(jīng)于2004年和2005年兩年在EE Times雜志年度FPGA客戶調(diào)查中名列客戶滿意程度排行榜的第一名。Synplicity有限公司的產(chǎn)品支持行業(yè)標準設計語言(VHDL和Verilog),可以在通用平臺上運行。公司在全球設立了二十多個分支機構(gòu),總部設在加州的桑尼維爾市。如果想要了解更多信息,敬請訪問公司網(wǎng)站 http://www.synplicity.com。?

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。