《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 新品快遞 > Xilinx發(fā)布Vivado2014.3、SDK及最新UltraFast提升Zynq SoC生產(chǎn)力

Xilinx發(fā)布Vivado2014.3、SDK及最新UltraFast提升Zynq SoC生產(chǎn)力

2014-10-09

All Programmable 技術和器件的全球領先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出可編程行業(yè)唯一 SoC 增強型設計套件Vivado®設計套件 2014.3版本、SDK 和最新 UltraFast™ 嵌入式設計方法指南,為 Zynq®-7000 All Programmable SoC 的生產(chǎn)力帶來重大突破。伴隨此款最新版Vivado 設計套件推出的還包括其內(nèi)含的 Vivado 高層次綜合(HLS)IP集成器的增強功能,以及最新性能監(jiān)控與可視化功能。實踐證明,這些加強功能與最新 UltraFast 嵌入式設計方法指南相結合,可將生產(chǎn)力提升10倍以上。

加速實現(xiàn)和驗證:Vivado HLS 增強了從 C 語言綜合的質量結果(QoR,Quality-of-Results)和AMBA AXI-4接口的自動推理功能,從而加速了集成的時間并提升了集成質量。利用 Vivado HLS,可以直接根據(jù) C 算法規(guī)格描述創(chuàng)建和驗證 IP,不僅可以快速實現(xiàn)可與手動編碼 RTL 媲美的設計,而且驗證速度比 RTL 仿真快好幾個數(shù)量級。Vivado HLS 現(xiàn)已得到逾千名設計人員的廣泛采用,其還可支持不斷發(fā)展壯大的硬件實現(xiàn)式軟件庫生態(tài)系統(tǒng)。增強型 Vivado 設計套件2014.3可支持超過40 OpenCV 函數(shù),現(xiàn)由 賽靈思創(chuàng)投公司 和聯(lián)盟合作伙伴 Auviz Systems 公司 提供。

加速集成:Vivado IPI 的增強功能包括:新增數(shù)據(jù)流和存儲器映射 AXI 互聯(lián)之間的自動連接功能,可促進并簡化IP Zynq SoC 系統(tǒng)中的集成。而 Vivado IPI 的另一項新增功能是一項針對賽靈思高級聯(lián)盟合作伙伴 IP 的按鍵式 IP 評估要求。賽靈思 Vivado 設計套件2014.3新增了 Xylon™ logicBRICKS™  評估 IP 核,而在未來版本中將擴大和加入其他聯(lián)盟計劃成員的 IP。全新的logicBRICKS IP 可快速評估有效的圖像和視頻處理 IP,并可進一步豐富 Vivado IP 目錄。

加速系統(tǒng)設計和軟件開發(fā)賽靈思還擴展了其軟件開發(fā)套件(SDK)功能,新增系統(tǒng)儀表與性能可視化功能,以便快速發(fā)現(xiàn)系統(tǒng)性能瓶頸,并運行假設情景流程。賽靈思 SDK 2014.3版提供可在FPGA 架構上運行的可配置 AXI 流量生成器,讓設計人員在開發(fā)周期的早期階段就可以提早進行嵌入式軟件開發(fā)。

UltraFast嵌入式設計方法指南:為了進一步補充和完善 Vivado  UltraFast™ 設計方法,賽靈思還推出了最新 UltraFast 嵌入式設計方法指南(UG1046)。該最新指南為包括系統(tǒng)架構師、軟件工程師和硬件工程師等在內(nèi)的設計團隊提供了利用 Zynq All Programmable SoC 進行嵌入式系統(tǒng)設計的最佳實踐,從而借助 Zynq All Programmable SoC 實現(xiàn)可預見的成功并提升其嵌入式系統(tǒng)的生產(chǎn)力。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。