《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 臺積電公布先進(jìn)工藝進(jìn)展:N3P 制程今年下半年量產(chǎn)

臺積電公布先進(jìn)工藝進(jìn)展:N3P 制程今年下半年量產(chǎn)

N3X 下半年接受投片
2024-04-26
來源:IT之家

4 月 25 日消息,臺積電在 2023 年報(bào)中公布了包括先進(jìn)制程先進(jìn)封裝在內(nèi)的業(yè)務(wù)情況:

2nm 家族

N2 節(jié)點(diǎn):2025 年開始量產(chǎn)。

3nm 家族

N3E 節(jié)點(diǎn):已于 2023 年四季度開始量產(chǎn);

N3P 節(jié)點(diǎn):預(yù)計(jì)于 2024 下半年開始量產(chǎn);

N3X 節(jié)點(diǎn):面向 HPC 應(yīng)用,預(yù)計(jì)今年開始接獲客戶投片。

5nm 家族

N4X 節(jié)點(diǎn):面向 HPC 應(yīng)用,已于 2023 下半年接獲投片;

N4P RF 節(jié)點(diǎn):面向射頻應(yīng)用,1.0 版本 PDK 已于 2023 年四季度完成;

N5A 節(jié)點(diǎn):面向車用,已于 2023 年接獲投片。

7nm 家族

N6e 節(jié)點(diǎn):面向超低功耗,預(yù)計(jì) 2024 年開始生產(chǎn)。

而在先進(jìn)封裝方面,臺積電已于去年完成 5nm 芯片同 5nm 晶圓的 SoIC CoW 堆疊技術(shù)驗(yàn)證,進(jìn)入量產(chǎn)階段;

采用重布線層的 CoWoS-R 技術(shù)、整合多個(gè)同質(zhì)芯片的 InFO_oS(整合型扇出暨封裝基板)、面向可穿戴設(shè)備的 InFO_M_PoP(多芯片整合型扇出封裝)也均已在去年成功量產(chǎn)。

整體來看,臺積電去年實(shí)現(xiàn) 1200 萬片 12 英寸晶圓當(dāng)量的晶圓出貨,相較 2022 年的 1530 萬片有著明顯下降;7nm 及以下先進(jìn)制程技術(shù)銷售金額達(dá)整體的 58%,高于 2022 年的 53%。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。