《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計應(yīng)用 > 一種基于異構(gòu)處理器的可動態(tài)布署設(shè)計與實現(xiàn)
一種基于異構(gòu)處理器的可動態(tài)布署設(shè)計與實現(xiàn)
電子技術(shù)應(yīng)用
錢宏文,陳光威
中國電子科技集團公司第五十八研究所,江蘇 無錫 214035
摘要: 針對衛(wèi)星支持的多種生活服務(wù)需求實時切換、資源靈活智能調(diào)用需求,基于無線廣域信號服務(wù)異構(gòu)處理器,設(shè)計了一種即時高效、動態(tài)切換部署處理器功能的方案。通過對大資源FPGA及多片8核DSP多種功能定制結(jié)合動態(tài)部署設(shè)計,實現(xiàn)實時動態(tài)可重構(gòu)處理器系統(tǒng)功能,將5種FPGA應(yīng)用結(jié)合2種DSP應(yīng)用程序動態(tài)組合,配合各功能任務(wù)架構(gòu)需求重建控制、數(shù)據(jù)鏈路,完成多任務(wù)智能切換。
中圖分類號:TP273 文獻標(biāo)志碼:A DOI: 10.16157/j.issn.0258-7998.234018
中文引用格式: 錢宏文,陳光威. 一種基于異構(gòu)處理器的可動態(tài)布署設(shè)計與實現(xiàn)[J]. 電子技術(shù)應(yīng)用,2024,50(1):93-100.
英文引用格式: Qian Hongwen,Chen Guangwei. Design and implementation of a dynamic deployment based on heterogeneous processor[J]. Application of Electronic Technique,2024,50(1):93-100.
Design and implementation of a dynamic deployment based on heterogeneous processor
Qian Hongwen,Chen Guangwei
No.58 Research Institute of China Electronics Technology Group Gorporation,Wuxi 214035,China
Abstract: Aiming at the real-time switching and flexible intelligent invocation requirements of various life services supported by satellites, a scheme for real-time, efficient and dynamic switching and deployment of processor functions is designed based on the heterogeneous processor of wireless wide-area signal services. Through the customization of multiple functions of large-resource FPGA and multi-chip 8-core DSP combined with dynamic deployment design, real-time dynamic reconfigurable processor system functions are realized, and five types of FPGA are combined with two types of DSP applications to dynamically combine control, data links, and complete multi-task intelligent switching.
Key words : heterogeneous processor;dynamic deployment;reconfigurable;FPGA;DSP

引言

微電子技術(shù)持續(xù)迭代演化,處理器集成越來越多的功能單元,為適應(yīng)日趨復(fù)雜多變的衛(wèi)星生活服務(wù)需求,包含CPU、FPGA、DSP等的異構(gòu)處理器需要滿足面向不同功能任務(wù)需求的系統(tǒng)功能,進而完成相應(yīng)的功能任務(wù),完成在不同功能任務(wù)下軟、硬件資源的分配、任務(wù)調(diào)度,控制、協(xié)調(diào)并發(fā)工作[1]。但是DSP、FPGA等利用硬件底層語言進行功能定制,設(shè)計周期漫長,靈活性差,因此設(shè)計異構(gòu)處理器結(jié)合可重構(gòu)技術(shù)實現(xiàn)應(yīng)用功能靈活部署[2]。在芯片級別的設(shè)計重構(gòu)已有較多研究,結(jié)合系統(tǒng)功能接口標(biāo)準(zhǔn)統(tǒng)一化設(shè)計,功能模組模塊化可擴展設(shè)計,達到系統(tǒng)可實時動態(tài)重構(gòu),實現(xiàn)對人員物質(zhì)救援偵察任務(wù)、圖景采集遙感成像任務(wù)、數(shù)據(jù)信息通信任務(wù)等功能可動態(tài)部署的目的[3-5]。


本文詳細(xì)內(nèi)容請下載:

http://ihrv.cn/resource/share/2000005842


作者信息:

錢宏文,陳光威

(中國電子科技集團公司第五十八研究所,江蘇 無錫 214035)


weidian.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。