《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 電子元件 > 業(yè)界動態(tài) > 日月光推出業(yè)界首創(chuàng)FOCoS扇出型封裝技術(shù)

日月光推出業(yè)界首創(chuàng)FOCoS扇出型封裝技術(shù)

2022-11-08
來源:全球半導(dǎo)體觀察
關(guān)鍵詞: 日月光 FOCoS 封裝技術(shù)

11月4日,日月光半導(dǎo)體宣布,日月光先進封裝VIPack平臺推出業(yè)界首創(chuàng)的FOCoS(Fan Out Chip on Substrate)扇出型封裝技術(shù),主要分為Chip First(FOCoS-CF))以及Chip Last(FOCoS-CL)兩種解決方案,可以更有效提升高性能計算的性能。

本文引用地址:http://www.eepw.com.cn/article/202211/440084.htm

日月光表示,隨著芯片互連的高密度、高速和低延遲需求不斷增長,F(xiàn)OCoS-CF和FOCoS-CL解決方案是更高層級的創(chuàng)新封裝技術(shù)。FOCoS-CF和FOCoS-CL方案解決傳統(tǒng)覆晶封裝將系統(tǒng)單芯片(SoC)組裝在基板上的局限性,將兩個或多個芯片重組為扇出模組(fan out module),再置于基板上實現(xiàn)多芯片以及小芯片(Chiplet)的整合。封膠體分隔重布線層(Encapsulant-separated RDL)是一種Chip First技術(shù),有助于解決傳統(tǒng)重組晶圓制程技術(shù)中的芯片放置和設(shè)計規(guī)則的相關(guān)問題。

據(jù)悉,F(xiàn)OCoS-CF利用封膠體分隔重布線層改善芯片封裝交互作用(Chip Package Interaction , CPI),在RDL制造階段減低芯片應(yīng)力上的風(fēng)險以及提供更好的高頻信號完整性。還可改善高階芯片設(shè)計規(guī)則,通過減少焊墊間距提高到現(xiàn)有10倍的I/O密度,同時可整合不同節(jié)點和不同晶圓廠的芯片。

數(shù)據(jù)顯示,F(xiàn)OCoS-CL對于整合高頻寬存儲(High Bandwidth Memory,HBM)特別有效益,這也是極其重要的技術(shù)領(lǐng)域,能夠優(yōu)化功率效率并節(jié)省空間。隨著HPC、服務(wù)和網(wǎng)絡(luò)市場對HBM 的需求持續(xù)增長,F(xiàn)OCoS-CL提供關(guān)鍵的性能和空間優(yōu)勢。




更多信息可以來這里獲取==>>電子技術(shù)應(yīng)用-AET<<


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。