此文介紹FPGA管腳的調(diào)整技巧,一起來學(xué)習(xí)吧。
?。?)為了方便識(shí)別哪些Bank之間可以互調(diào),必須先對(duì)FPGA各個(gè)Bank進(jìn)行區(qū)分。在原理圖編輯界面中,執(zhí)行圖標(biāo)命令“交叉探針”,單擊某個(gè)FPGA的某個(gè)Bank,直接跳轉(zhuǎn)到PCB中相對(duì)應(yīng)的Bank管腳高亮,這時(shí)可以在某一機(jī)械層添加標(biāo)注,進(jìn)行標(biāo)記,如圖12-2所示。
圖12-2 Bank的標(biāo)記
(2)按照相同的操作方法可以把調(diào)整Bank在PCB中進(jìn)行標(biāo)記,如圖12-3所示。
圖12-3 被標(biāo)記的FPGA
?。?)完成上述步驟之后,就可以按照正常的BGA出線方式把所有的信號(hào)腳進(jìn)行引出,并按照走線順序?qū)优帕?,但非連接上,如圖12-4所示,飛線是交叉的,但是不直接連上。最后保存好所有文檔。
圖12-4 信號(hào)走線的對(duì)接
?。?)在PCB設(shè)計(jì)交互界面中,執(zhí)行菜單命令“工程-元器件關(guān)聯(lián)”,進(jìn)行元件匹配,將左邊元件全部匹配到右邊窗口,單擊“執(zhí)行更新”按鈕,執(zhí)行更新,如圖12-5所示。
圖12-5 元件的匹配
?。?)執(zhí)行菜單命令“工具-管腳/部件交換-配置”,定義和使能可調(diào)換管腳元件,如果彈出警告,須重新返回第(4)步進(jìn)行操作,或者執(zhí)行從原理圖導(dǎo)入PCB的操作,使原理圖和PCB完全對(duì)應(yīng)上之后再按照此步驟進(jìn)行操作,否則會(huì)彈出如圖12-6所示的警告信息。
圖12-6 警告信息
?。?)找到FPGA對(duì)應(yīng)的元件位號(hào),勾選使能狀態(tài),雙擊該元件,對(duì)該元件的可以調(diào)換的I/O屬性管腳創(chuàng)建Group操作,單擊“OK”按鈕,設(shè)置完畢,如圖12-7所示。
圖12-7 可調(diào)換FPGA的使能及Group設(shè)置
?。?)執(zhí)行菜單命令“工具-管腳/部件交換-交互式管腳/網(wǎng)絡(luò)交換”,單擊之前對(duì)接的信號(hào)走線,進(jìn)行線序調(diào)換。注意:“Project”工程文件一定要保存一下,再操作。
執(zhí)行完上述步驟之后,PCB管腳調(diào)換的工作就完成了,具體效果如圖12-8所示。
圖12-8 線序的調(diào)換調(diào)整
?。?)PCB執(zhí)行調(diào)換更改之后,需要把網(wǎng)絡(luò)交互反導(dǎo)入原理圖,如圖12-9所示,執(zhí)行菜單命令“工程-工程選項(xiàng)”,勾選反導(dǎo)入選項(xiàng)“改變?cè)韴D管腳”。
圖12-9 反導(dǎo)入原理圖設(shè)置
(9)在PCB設(shè)計(jì)交互界面中,執(zhí)行“Update SchemaTIc in Project”命令,按照之前原理圖導(dǎo)入PCB那樣的方法,完成PCB導(dǎo)入原理圖。
因?yàn)橛行┰韴D繪制的方式或格式錯(cuò)誤,執(zhí)行反標(biāo)可能不完全或殘缺,建議反標(biāo)之后利用正導(dǎo)入方式核對(duì)一遍或者直接手工方式繪制管腳更換表,再一一進(jìn)行比對(duì)更改。
更多信息可以來這里獲取==>>電子技術(shù)應(yīng)用-AET<<