《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 業(yè)界動態(tài) > 臺積電、三星的3nm工藝真的有那么強(qiáng)嗎?

臺積電、三星的3nm工藝真的有那么強(qiáng)嗎?

2021-07-19
來源:互聯(lián)網(wǎng)亂侃秀
關(guān)鍵詞: 臺積電 三星 3nm 高通

早在2018年的時候,高通就有過一段隱晦的暗示,意思是別太相信芯片代工廠的芯片工藝,他們現(xiàn)喜歡將數(shù)字弄得小一點,臺積電、三星都有類似的問題。

而在2019年的時候,臺積電也承認(rèn)了這個問題,當(dāng)時的技術(shù)研究副總經(jīng)理黃漢森表示,現(xiàn)在的XXnm其實與晶體管柵極已經(jīng)不是絕對相關(guān)了,工藝節(jié)點已經(jīng)變成了一種營銷游戲。

81.jpg

但實話實說,雖然臺積電算是承認(rèn)了所謂的工藝節(jié)點有問題,但大家依然還是以工藝節(jié)點來評價各代工廠的芯片技術(shù)。

比如2020年臺積電、三星達(dá)到了5nm,而英特爾還在10nm,大家認(rèn)為英特爾肯定落后于三星、臺積電。而2022年三星、臺積電會進(jìn)入3nm,而英特爾可能進(jìn)入7nm,明顯英特爾落后2代了。

但臺積電、三星的3nm又真正的是3nm么?英特爾的7nm又是真正的7nm么,這可就真的是一筆糊涂賬了。

82.jpg

不過好在外界對于芯片工藝,還有另外的一個評價方法,那就是晶體管密度。我們知道芯片是由晶體管組成的,工藝的提升,是以縮小晶體管的溝道長度為目標(biāo)的,工藝越先進(jìn),溝道長度越短,晶體管密度就越大。

所以一直以來,在這些芯片制造廠對外宣稱的工藝不可信時,一些權(quán)威機(jī)構(gòu),就喜歡用晶體管密度來看大家的技術(shù)差異性,密度相同,工藝就基本相同。

近日Digitimes分析了三星、臺積電、Intel及IBM四家的半導(dǎo)體工藝密度問題,對比了10nm、7nm、5nm、3nm及2nm的情況,我們發(fā)現(xiàn)或許只有intel是清白的,其它幾家的工藝真的水分太大了。

83.jpg

為何這么說?如上圖所示,如果從晶體管密度來看,intel的10nm工藝,晶體管密度達(dá)到了1.06億個每平方毫米,比三星、臺積電的7nm還要強(qiáng)。

而intel的7nm,晶體管密度會達(dá)到1.8億個每平方毫米,比三星的3nm(1.7億個)、臺積電的5nm(1.73億個)要強(qiáng)。

而intel的5nm,晶體管密度會達(dá)到3億個每平方毫米,比臺積電的3nm(2.9億個)要強(qiáng),直追IBM之前公布的2nm工藝(3.33億個)。

而intel的3nm,晶體管密度會達(dá)到5.2億個每平方毫米,比臺積電公布的2nm工藝(4.9億個)要強(qiáng)。

84.jpg

關(guān)于這個晶體管密度,我們還可以反向驗證一下,麒麟9000是153億個晶體管,其面積不到100平方毫米,算下來大約是1.7億個晶體管每平方毫米,是與臺積電的5nm工藝(1.73億)基本吻合的。

可以說,大家真也不必太過于關(guān)注什么5nm、3nm這個工藝了,真的是水分較大,各企業(yè)橫向之間不太好比較了,比如intel的10nm就一定差于三星的7nm?真不好說。只能同一企業(yè)縱向比較,比如臺積電的5nm肯定強(qiáng)于7nm,臺積電的3nm肯定強(qiáng)于5nm。

但不管怎么樣,臺積電、三星們的這個營銷游戲,真的太成功了,至少一般的網(wǎng)友已經(jīng)成功的被他們洗臉了,早就相信3nm就是3nm了。




文章最后空三行圖片.jpg


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。