UltraSoC今日宣布:為其嵌入式分析架構(gòu)新增高速通信功能,它可支持在數(shù)據(jù)中心、高性能計算、人工智能(AI)和存儲應(yīng)用中進(jìn)行調(diào)試和性能優(yōu)化。新增的PCIe和千兆以太網(wǎng)連接可使開發(fā)人員和用戶能夠去獲得有關(guān)此類產(chǎn)品實際行為的詳細(xì)信息,并可以用于實驗室中正在開發(fā)的產(chǎn)品,以及被部署到實際應(yīng)用中的產(chǎn)品。
以太網(wǎng)和PCIe是當(dāng)今計算密集型和性能關(guān)鍵型系統(tǒng)中最常用的標(biāo)準(zhǔn)通信格式。因此,在歸集分析和優(yōu)化此類系統(tǒng)的性能時,它們成為了工程師用來傳輸需要捕獲和分析的大量數(shù)據(jù)的自然選擇。
UltraSoC的片上監(jiān)測和分析基礎(chǔ)構(gòu)件可提供對系統(tǒng)級芯片(SoC)及其周圍系統(tǒng)的內(nèi)部操作進(jìn)行深入的、逐個周期觀察的性能;因此,它提供了對系統(tǒng)行為無可比擬的洞察力,但是這會生成大量的數(shù)據(jù)。增加對快速接口的支持有助于在兩個各自不同的應(yīng)用場景中處理這些大數(shù)據(jù)問題。首先,作為新SoC設(shè)計開發(fā)和調(diào)試過程的一部分,工程師需要捕獲、記錄和分析其芯片的內(nèi)部行為,而這些芯片通常包含多個異構(gòu)處理器內(nèi)核。
其次,系統(tǒng)設(shè)計人員和諸如存儲和HPC平臺等高性能系統(tǒng)的用戶需要在實驗室和應(yīng)用現(xiàn)場中,對實際應(yīng)用情況下的系統(tǒng)進(jìn)行整體性能的優(yōu)化。為了實現(xiàn)這一目標(biāo),他們需要了解整個系統(tǒng)中多個芯片以及在這些芯片上運(yùn)行的軟件的真實行為及它們之間的交互。
這兩個應(yīng)用場景都會生成龐大的數(shù)據(jù)集,而它們需要被快速而有效地傳輸。
UltraSoC的首席技術(shù)官Gajinder Panesar表示:“我們在HPC、存儲和人工智能(AI)領(lǐng)域里的客戶正在尋找有關(guān)其芯片和所用產(chǎn)品行為的詳細(xì)、詳盡信息。隨著我們的客戶和合作伙伴去開發(fā)和部署處理器密集型及計算密集型應(yīng)用,特別是在人工智能或機(jī)器學(xué)習(xí)(ML)領(lǐng)域中,我們必須使這些應(yīng)用能夠快速、高效地訪問芯片上生成的信息,這是至關(guān)重要的?!?/p>
高速連接增強(qiáng)了UltraSoC架構(gòu)中現(xiàn)有的嵌入式智能和數(shù)據(jù)壓縮功能,其中包括硬件級濾波器和計數(shù)器,使工程師可以有效地把控系統(tǒng)行為中真正重要的那些部分。盡管芯片本身的智能化水平很高,但基于硬件的行為監(jiān)測所產(chǎn)生的大量數(shù)據(jù)還是需要在片內(nèi)和片外進(jìn)行傳輸。UltraSoC正在使用PCIe(每通道2 Gbps)和千兆以太網(wǎng)(1 Gbps),來使得開發(fā)人員和終端用戶可以在實驗室階段和實際應(yīng)用場景中,實現(xiàn)整個復(fù)雜的多核、超大規(guī)模應(yīng)用的數(shù)據(jù)獲取和分析。
UltraSoC的PCIe和千兆以太網(wǎng)解決方案包括了半導(dǎo)體知識產(chǎn)權(quán)(IP)模塊和參考軟件,將于2019年第四季度開始向先期客戶供貨。