SuperH RISC engine 族CPU 是RISC (Reduced Instruction Set Computer)結構的CPU?;局噶钜? 條指令1 個狀態(tài)運行,實現了高性能的運算處理。并且內置乘法器,可進行與通用DSP (Digital Signal Processor:數字信號處理器)相同的乘法和乘法累加運算。
瑞薩SuperH RISC engine (以下簡稱SuperH)族有SH-1、SH-2、SH-3、SH-DSP、SH3-DSP、SH-4 等CPU 內核。
SH-1、SH-2、SH-3、SH-4 的各CPU 有2 進制級高位兼容的指令體系。
SH-DSP 以SH-2 CPU 為基礎,是實現了與通用DSP 相同信號處理性能的32 位微控制器。SH-DSP 強化了SuperH RISC engine 中乘法和乘法累加運算的DSP 功能,可實現DSP 類的數據總線功能。SH-DSP 與SH-1、SH-2 單片機在2 進制級高位兼容(參考圖1)。該編程手冊記載了SH-1、SH-2、SH-DSP 的基本體系結構和指令詳細內容,便于理解體系結構和指令的操
作,同時也記載了SuperH RISC engine 的特點——流水線運行。
?
詳情請下載
?
本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。