頭條 基于FPGA的梳狀譜通信干擾信號(hào)設(shè)計(jì)與研究 為了有效測(cè)試通信電臺(tái)的實(shí)際抗干擾性能,提出了一種基于FPGA的高斯白噪聲梳狀譜干擾信號(hào)設(shè)計(jì)方案,相比傳統(tǒng)隨機(jī)相位調(diào)頻梳狀譜干擾,在對(duì)抗寬帶通信系統(tǒng)時(shí)干擾效果更強(qiáng)。該方案以FPGA為核心,通過(guò)改進(jìn)Ziggurat算法和DDS技術(shù)實(shí)現(xiàn)梳狀譜干擾信號(hào)的生成,在滿足高速、高性能的同時(shí),具有較強(qiáng)的靈活性。并通過(guò)DA芯片輸出,實(shí)現(xiàn)了3~11個(gè)梳狀譜信號(hào)的生成。實(shí)驗(yàn)結(jié)果表明:生成的梳狀譜干擾信號(hào)頻率控制誤差小于0.001%,干擾效果量化一個(gè)指標(biāo)。 最新視頻 ADI在線研討會(huì): 1-ppm精度電源設(shè)計(jì) <p> ADI在線研討會(huì): 1-ppm精度電源設(shè)計(jì)</p> 發(fā)表于:7/1/2010 ADI在線研討會(huì): 實(shí)用放大器噪聲原理 <p> ADI在線研討會(huì): 實(shí)用放大器噪聲原理</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì):儀表放大器:如何構(gòu)建、何時(shí)構(gòu)建 <p> ADI在線研討會(huì):儀表放大器:如何構(gòu)建、何時(shí)構(gòu)建</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的供電——了解基礎(chǔ)知識(shí) <p> ADI在線研討會(huì): 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的供電&mdash;&mdash;了解基礎(chǔ)知識(shí)</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 了解數(shù)據(jù)轉(zhuǎn)換器錯(cuò)誤及參數(shù) <p> ADI在線研討會(huì): 了解數(shù)據(jù)轉(zhuǎn)換器錯(cuò)誤及參數(shù)</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 在高速模數(shù)轉(zhuǎn)換器應(yīng)用中采用開(kāi)關(guān)穩(wěn)壓器進(jìn)行設(shè)計(jì) <p> ADI在線研討會(huì): 在高速模數(shù)轉(zhuǎn)換器應(yīng)用中采用開(kāi)關(guān)穩(wěn)壓器進(jìn)行設(shè)計(jì)</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 設(shè)計(jì)可編程序邏輯控制器4-20mA及電壓I/O模塊:技術(shù)與解決方案 <p> ADI在線研討會(huì): 設(shè)計(jì)可編程序邏輯控制器4-20mA及電壓I/O模塊:技術(shù)與解決方案</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 全面理解和高效應(yīng)用數(shù)字電位計(jì) <p> ADI在線研討會(huì): 全面理解和高效應(yīng)用數(shù)字電位計(jì)</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 簡(jiǎn)化并加速有源濾波器設(shè)計(jì) <p> ADI在線研討會(huì): 簡(jiǎn)化并加速有源濾波器設(shè)計(jì)</p> 發(fā)表于:6/30/2010 ADI在線研討會(huì): 新型改進(jìn)的高速印制電路板(PCB)布線實(shí)踐指南 <p> ADI在線研討會(huì): 新型改進(jìn)的高速印制電路板(PCB)布線實(shí)踐指南</p> 發(fā)表于:6/30/2010 ?…89909192939495969798?