頭條 基于FPGA的梳狀譜通信干擾信號設計與研究 為了有效測試通信電臺的實際抗干擾性能,提出了一種基于FPGA的高斯白噪聲梳狀譜干擾信號設計方案,相比傳統(tǒng)隨機相位調頻梳狀譜干擾,在對抗寬帶通信系統(tǒng)時干擾效果更強。該方案以FPGA為核心,通過改進Ziggurat算法和DDS技術實現(xiàn)梳狀譜干擾信號的生成,在滿足高速、高性能的同時,具有較強的靈活性。并通過DA芯片輸出,實現(xiàn)了3~11個梳狀譜信號的生成。實驗結果表明:生成的梳狀譜干擾信號頻率控制誤差小于0.001%,干擾效果量化一個指標。 最新視頻 ADI Blackfin® BF51x系列處理器:以低功耗實現(xiàn)高性能,高集成 <p> ADI Blackfin&reg; BF51x系列處理器:以低功耗實現(xiàn)高性能,高集成&nbsp;</p> <p> &nbsp;</p> 發(fā)表于:9/2/2010 過程控制I/O模塊的系統(tǒng)級模擬架構 <p> 過程控制I/O模塊的系統(tǒng)級模擬架構&nbsp;</p> 發(fā)表于:9/2/2010 短距離無線通信系統(tǒng)簡介 <p> 短距離無線通信系統(tǒng)簡介&nbsp;</p> 發(fā)表于:9/2/2010 應用模擬微控制器簡化數(shù)據(jù)采集系統(tǒng)設計 <p> 應用模擬微控制器簡化數(shù)據(jù)采集系統(tǒng)設計</p> <p> &nbsp;</p> 發(fā)表于:9/2/2010 RF系統(tǒng)設計的選擇和解決方案 <p> RF<font class="font5">系統(tǒng)設計的選擇和解決方案</font></p> <p> &nbsp;</p> 發(fā)表于:9/2/2010 應用放大器設計穩(wěn)定的系統(tǒng) <p> 應用放大器設計穩(wěn)定的系統(tǒng)</p> 發(fā)表于:9/2/2010 高性能ADC的變壓器耦合前端設計 <p> 高性能<font class="font5">ADC</font><font class="font6">的變壓器耦合前端設計</font></p> <p> &nbsp;</p> 發(fā)表于:9/2/2010 儀表放大器:常見的應用問題和解決方案 <p> 儀表放大器:常見的應用問題和解決方案&nbsp;</p> 發(fā)表于:9/2/2010 高性能時鐘: 解密抖動 <p> 高性能時鐘: 解密抖動&nbsp;</p> 發(fā)表于:9/2/2010 用于阻抗和電容傳感器的先進轉換器架構 <p> 用于阻抗和電容傳感器的先進轉換器架構</p> <p> &nbsp;</p> 發(fā)表于:9/2/2010 ?…89909192939495969798?