頭條 52年前中國第一顆人造地球衛(wèi)星“東方紅一號”發(fā)射成功 52年前的今天,中國第一顆人造地球衛(wèi)星“東方紅一號”發(fā)射成功,中國探索宇宙奧秘的序幕由此拉開。仰望星空,北斗環(huán)繞,嫦娥奔月,神舟飛天!我們從未停止探索浩瀚宇宙的腳步!今天中國航天日,#一人一句祝福中國航天#!致敬中國航天人! 最新視頻 【視頻】王越院士:教育是中華民族立足于世界民族之林的基礎(chǔ) 兩院院士王越在開幕式上表示,在世界文明進步中多做貢獻,是中華民族立足于世界民族之林的一種責任。文化發(fā)展是促進一個民族發(fā)展的核心力量,其中教育是基礎(chǔ),具有重要的戰(zhàn)略意義。 發(fā)表于:2011/6/7 【視頻】Xilinx OpenHW主題報告4:浙江大學計算機學院 陳文智老師 Xilinx OpenHW主題報告4:浙江大學計算機學院 陳文智老師 發(fā)表于:2011/6/7 【視頻】Xilinx OpenHW主題報告3:上海交通大學 方向忠老師 Xilinx OpenHW主題報告3:上海交通大學方向忠老師 發(fā)表于:2011/6/7 【視頻】Xilinx OpenHW主題報告2:北京工業(yè)大學軟件學院 黃樟欽老師 Xilinx OpenHW主題報告2:北京工業(yè)大學軟件學院 黃樟欽老師 發(fā)表于:2011/6/7 【視頻】Xilinx OpenHW主題報告1:北京大學深圳研究生院李揮老師 Xilinx OpenHW主題報告1:北京大學深圳研究生院李揮老師 發(fā)表于:2011/6/7 【視頻】最佳教學成果獎:浙江大學 陳文智 浙江大學與賽靈思建立的聯(lián)合實驗室在課程教學和改革有特色,梳理了賽靈思FPGA相關(guān)課程群內(nèi)容,課程銜接非常好;改變了以前理論課與實驗課同學時不同工作量的考核辦法,老師既講理論也指導(dǎo)實驗;建立了統(tǒng)一的實驗平臺,建立了學生實驗成果庫,供學生交流學習。 發(fā)表于:2011/6/7 【視頻】最佳培訓(xùn)講師獎:天津工業(yè)大學 王巍 王巍老師作為賽靈思“University Professor Workshop”的金牌講師,兩年多,足跡遍布上海交大、哈爾濱工大、山東大學、計量學院等高校,參加了二十多場的培訓(xùn)。從邏輯設(shè)計、嵌入式設(shè)計、DSP設(shè)計不同層次,傳授FPGA相關(guān)知識。 王老師是國內(nèi)最早接觸FPGA的高校老師之一,長期工作在教學科研第一線,參與了許多FPGA項目和產(chǎn)品的開發(fā),他課堂上風趣幽默,思維發(fā)散,把FPGA的最新技術(shù)特點、應(yīng)用領(lǐng)域、發(fā)展趨勢等引入課堂。 王老師還領(lǐng)導(dǎo)與賽靈思建立的聯(lián)合實驗室設(shè)計了全套開發(fā)板,內(nèi)含板卡及各種配件、電子講義、18個實驗,可以讓學生在2-4周之內(nèi)學會使用賽靈思的四大基本軟件。賽靈思提供全部芯片、板子開發(fā)、教材及配套資源。目前,這套開發(fā)板已供600個學生使用,并在第三屆全國實驗設(shè)備展覽獲優(yōu)秀成果獎,是惟一獲獎的與FPGA有關(guān)的教學平臺。 發(fā)表于:2011/6/7 【視頻】最佳教材獎:北京化工大學何賓 何老師共出版10本相關(guān)教材,其中《EDA原理及VHDL實現(xiàn)》是對第一版《EDA原理及應(yīng)用》的改版,引入賽靈思最新的Spartan-6技術(shù);<<基于AXI4的可編程SoC系統(tǒng)實現(xiàn)>>引入賽靈思最新AXI4總線和ISE13.1開發(fā)環(huán)境。 教材的特點是:把Digilent所提供的國外教科書最精華的東西寫到導(dǎo)論里;增加了數(shù)字邏輯最新的設(shè)計案例,并融入嵌入式系統(tǒng)的知識;把Xilinx FPGA技術(shù)系統(tǒng)化、條理化,方便學生學習,并在全國高等教育獲得推廣。 何老師認為,他能成功出版這些教材除了賽靈思的支持,賽靈思合作伙伴Digilent提供了很多開發(fā)板和設(shè)計資源;合理使用學生資源,指導(dǎo)學生把最新技術(shù)在平臺上進行了驗證;得到清華大學出版社大力支持。 發(fā)表于:2011/6/7 【視頻】賽靈思全球大學計劃經(jīng)理Ram Subramanian在Open HW上致辭 賽靈思全球大學計劃經(jīng)理Ram Subramanian在Open HW上致辭 發(fā)表于:2011/6/2 【視頻】TMS320C6474培訓(xùn)課程簡介 TMS320C6474是TI針對通信應(yīng)用而設(shè)計的高性能多核DSP,它集成了3個TMS320C64+的DSP核,運行速度高達1.2GHz。 C6474 DSP內(nèi)部有3MB的二級memory,而每個DSP核都有32KB的一級程序Cache和32KB的一級數(shù)據(jù)Cache。如果DSP片內(nèi)的memory不夠用的話,可以通過DDR2接口擴展外部memory。外部DDR2接口的數(shù)據(jù)總線寬度是32bit,最高數(shù)據(jù)速度可以達到666M。外部擴展的DDR2 memory的大小可以達到512MB。 發(fā)表于:2011/6/2 ?…75767778798081828384…?