基于FPGA的雷達(dá)信號(hào)源設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>393 K | |
標(biāo)簽: 現(xiàn)場(chǎng)可編程門(mén)陣列 直接數(shù)字頻率合成 雷達(dá)信號(hào) | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了直接數(shù)字頻率合成(DDS)的基本原理,并基于Xilinx公司的FPGA設(shè)計(jì)出產(chǎn)生連續(xù)波、重頻參差抖動(dòng)、頻率捷變、線性調(diào)頻以及二相編碼等雷達(dá)信號(hào)的系統(tǒng)方案。實(shí)驗(yàn)結(jié)果表明,該設(shè)計(jì)靈活且性能良好,具有廣泛的應(yīng)用前景。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2