24位Σ-Δ ADC簡(jiǎn)化ECG/EKG模擬前端設(shè)計(jì) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:379 K | |
標(biāo)簽: MAX11040K 24 bit ADC 模擬前端 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了心電圖(ECG)的基本工作原理,討論了干擾ECG信號(hào)的因素,以及提高可靠性、實(shí)現(xiàn)高精度電氣特性的難點(diǎn)。業(yè)內(nèi)標(biāo)準(zhǔn)的ECG架構(gòu)是采用模擬前端和ADC組合而成的解決方案。MAX11040K同步采樣Σ-Δ型ADC提供了一個(gè)引人注目的亮點(diǎn),即其高度集成的解決方案省去了AFE,節(jié)省空間的同時(shí)降低了系統(tǒng)成本。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2