首頁
新聞
業(yè)界動(dòng)態(tài)
新品快遞
高端訪談
AET原創(chuàng)
市場(chǎng)分析
圖說新聞
會(huì)展
專題
期刊動(dòng)態(tài)
設(shè)計(jì)資源
設(shè)計(jì)應(yīng)用
解決方案
電路圖
技術(shù)專欄
資源下載
PCB技術(shù)中心
在線工具庫(kù)
技術(shù)頻道
模擬設(shè)計(jì)
嵌入式技術(shù)
電源技術(shù)
可編程邏輯
測(cè)試測(cè)量
通信與網(wǎng)絡(luò)
行業(yè)頻道
工業(yè)自動(dòng)化
物聯(lián)網(wǎng)
通信網(wǎng)絡(luò)
5G
數(shù)據(jù)中心
信息安全
汽車電子
大學(xué)堂
期刊
文獻(xiàn)檢索
期刊投稿
登錄
注冊(cè)
首頁
資源下載
EDA與制造
正文
點(diǎn)擊查看ChinaAET Qorvo QSPICE知識(shí)專區(qū)
歡迎查看AET新能源汽車電子專題
北斗導(dǎo)航系統(tǒng)的應(yīng)用前景和案例展示
歡迎查看AET-ChatGPT專題
中興Cadence教程
所屬分類:
解決方案
上傳者:
wwei
文檔大小:
2962 K
標(biāo)簽:
PCB設(shè)計(jì)
EDA
cadence
所需積分:0分
積分不夠怎么辦?
文檔介紹:
中興Cadence教程
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。
PCB設(shè)計(jì) 相關(guān)資源
淺談射頻PCB設(shè)計(jì)
淺談射頻PCB設(shè)計(jì)
什么是數(shù)字化雙胞胎?及其開發(fā)的必要性、實(shí)施方法、優(yōu)勢(shì)
十大領(lǐng)域闡述PCB設(shè)計(jì)協(xié)作之挑戰(zhàn)
Cadence高速PCB設(shè)計(jì)與仿真分析
華為技術(shù)資料合集
開關(guān)電源的PCB設(shè)計(jì)規(guī)范
Proteus--ARES的PCB設(shè)計(jì)
wwei 的最新分享
愛立信《2025年微波技術(shù)展望報(bào)告》
數(shù)字主權(quán)視角下歐盟個(gè)人數(shù)據(jù)跨境流動(dòng)規(guī)制之惑
數(shù)據(jù)質(zhì)量高效校驗(yàn)方法研究
基于區(qū)塊鏈的云邊協(xié)同大規(guī)模IoT數(shù)據(jù)完整性驗(yàn)證
偽衛(wèi)星信號(hào)的生成與應(yīng)用研究
網(wǎng)絡(luò)安全視角下數(shù)據(jù)要素安全治理研究
一種面向數(shù)據(jù)資源共享的安全保障模型研究
基于CPU-FPGA協(xié)同架構(gòu)的VoIP數(shù)據(jù)加密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
活動(dòng)
【技術(shù)沙龍】可信數(shù)據(jù)空間構(gòu)建“安全合規(guī)的數(shù)據(jù)高速公路”
【下載】5G及更多無線技術(shù)應(yīng)用實(shí)戰(zhàn)案例
【通知】2025第三屆電子系統(tǒng)工程大會(huì)調(diào)整時(shí)間的通知
【征文】2025電子系統(tǒng)工程大會(huì)“數(shù)據(jù)編織”分論壇征文通知
【技術(shù)沙龍】聚焦數(shù)據(jù)資產(chǎn)——從技術(shù)治理到價(jià)值變現(xiàn)
相關(guān)文章
FPGA的GTP信號(hào)PCB布線要點(diǎn)
在PSpice中仿真數(shù)字濾波器的傳輸線設(shè)計(jì)
面向?qū)ΨQ多核體系結(jié)構(gòu)的FPGA仿真模型
MathWorks 發(fā)布 2011a 版 MATLAB 和 Simulink 產(chǎn)品系
意法半導(dǎo)體(ST)被Gary Smith評(píng)為全球最佳芯片設(shè)計(jì)企業(yè)
Proteus仿真51單片機(jī)C語言程序?qū)嵗?數(shù)碼管顯示撥碼開關(guān)編碼
相關(guān)視頻
【視頻】時(shí)鐘傳輸設(shè)計(jì)中降低電磁干擾(EMI)
EDA技術(shù)3
EDA技術(shù)4
EDA技術(shù)6
EDA技術(shù)12
EDA技術(shù)14
相關(guān)博客文章
【再話ZED】EMIO使用筆記
三大電機(jī)控制方案之DSP篇:TMS320F28335
電容器好壞的幾種常見簡(jiǎn)單檢測(cè)方法
Modelsim建立UVM環(huán)境
基于FPGA的設(shè)計(jì)解決物聯(lián)網(wǎng)實(shí)現(xiàn)的核心挑戰(zhàn)
Xilinx-7Series-FPGA高速收發(fā)器使用學(xué)習(xí)—TX發(fā)送端介紹
相關(guān)小組話題
內(nèi)容簡(jiǎn)介及目錄
內(nèi)容簡(jiǎn)介及目錄
Protel99 SE高頻PCB設(shè)計(jì)的研究
有關(guān)PROTEL使用技巧的問答
Proteus 常見操作方法
PROTEL98軟件問題集匯
網(wǎng)站相關(guān)
關(guān)于我們
聯(lián)系我們
投稿須知
廣告及服務(wù)
內(nèi)容許可
廣告服務(wù)
雜志訂閱
會(huì)員與積分
積分商城
會(huì)員等級(jí)
會(huì)員積分
VIP會(huì)員
關(guān)注我們
Copyright ? 2005-
2024
華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有
京ICP備10017138號(hào)-2