| 基于收發(fā)器的全系列FPGA | |
| 所屬分類:解決方案 | |
| 上傳者:aet | |
| 文檔大?。?span>205 K | |
| 標簽: 電子電路設(shè)計與仿真工具 | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:帶寬和數(shù)據(jù)速率的提高需要更多、更快的收發(fā)器。各種標準以及對優(yōu)異的背板信號完整性和協(xié)議兼容性的需求推動了數(shù)字器件收發(fā)器技術(shù)的創(chuàng)新與發(fā)展。為滿足不同市場和應(yīng)用的需求,數(shù)字器件必須在密度和特性上達到最佳組合,同時滿足性能、功耗和成本目標。本文介紹了如何利用Altera最全面的收發(fā)器定制邏輯系列產(chǎn)品和技術(shù)創(chuàng)新來滿足這些需求。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2