《電子技術(shù)應用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動態(tài) > 新進展:國產(chǎn)65nm“龍芯3”CPU成功生產(chǎn)

新進展:國產(chǎn)65nm“龍芯3”CPU成功生產(chǎn)

2009-12-17
關(guān)鍵詞: CPU 龍芯 65nm

早在08年Hot Chips大會上中國研究人員就展出了龍芯3的核心架構(gòu),希望能在2010年用龍芯3處理器組建一個擁有千萬億次計算性能表現(xiàn)的高性能計算機。龍芯3號將采用65納米或更先進工藝。目前,從國外報道中獲悉,中國國產(chǎn)CPU龍芯已經(jīng)開始轉(zhuǎn)向65nm生產(chǎn)制程。而且由中科院主導的龍芯已經(jīng)成功生產(chǎn)出首款65nm多核“龍芯3”處理器。

之前透露,四核與八核版本的龍芯處理器都是用65nm技術(shù)制造,時鐘主頻均為1GHz。龍芯設(shè)計的特色在于分布式、可擴展的架構(gòu),使用了MIPS64內(nèi)核,增加了超過200條的X86二進制轉(zhuǎn)換和多媒體加速指令。

此次,在生產(chǎn)過程中采用了國外科技公司提供的電子設(shè)計自動化工具進行生產(chǎn),但仍然無法確定龍芯是否已經(jīng)具備生產(chǎn)4-8核技術(shù)。同時,根據(jù)計劃,“龍芯3號”于2009年生產(chǎn),中國希望在2010年在此基礎(chǔ)上生產(chǎn)出千萬億次的計算機。采用65nm技術(shù)后,龍芯可以運行在1.0GHz至1.2GHz之間,四核心功耗為10W,8核心將會晚一些時候推出,功耗為20W。

 
龍芯3處理器
 

龍芯處理器基于MIPS指令,計劃最初于2002年啟動。但在2009年,MIPS科技與中科院達成協(xié)議,才允許龍芯使用MIPS 32與MIPS 64架構(gòu)。龍芯的架構(gòu)是基于低能耗方案設(shè)計,降低能耗的特色功能包括手動門控時鐘的和電源管理功能。

計世網(wǎng)

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。