《電子技術(shù)應用》
您所在的位置:首頁 > 測試測量 > 設(shè)計應用 > 基于AD6655的多通道高速數(shù)據(jù)采集系統(tǒng)設(shè)計
基于AD6655的多通道高速數(shù)據(jù)采集系統(tǒng)設(shè)計
來源:電子技術(shù)應用2010年第10期
陳玉生1,楊丹丹2,楊 潔1,介利軍1
1.桂林電子科技大學 信息與通信學院,廣西 桂林541004;2.桂林電子科技大學 計算機與控制學院,廣西 桂林541004
摘要: 給出了多通道高速數(shù)據(jù)采集系統(tǒng)的具體設(shè)計方案。以AD6655為例設(shè)計4路采集系統(tǒng),結(jié)合實際工程應用重點分析設(shè)計了A/D采樣輸入端的匹配網(wǎng)絡、采樣時鐘電路和LVDS數(shù)據(jù)傳送等關(guān)鍵技術(shù)。對采集系統(tǒng)的主要性能進行了測試、仿真及分析。
中圖分類號: TN919.5
文獻標識碼: A
文章編號: 0258-7998(2010)10-0044-03
Design of multi-channel high speed data acquisition system based on AD6655
CHEN Yu Sheng1,YANG Dan Dan2,YANG Jie1,JIE Li Jun1
1.Information & Communication College ,Guilin University of Electronic Technology,Guilin 541004,China;2.Computer & Control College, Guilin University of Electronic Technology,Guilin 541004,China
Abstract: This paper proposes a specific design of multi-channel high speed data acquisition system. Using AD6655 to design a 4-channels data acquisition system as an example and according to the practical application, this paper focuses on the analysis and design in the key technologies such as the matching network of A/D sampling input, the sampling clock circuit and LVDS(Low Voltage Differential Signal) data transfer. The main performances of the acquisition system has been analyzed, simulated and tested.
Key words : AD6655;matching network;LVDS;multi-channel high speed data acquisition

    在無線通信系統(tǒng)中,最早采用兩級轉(zhuǎn)換式超外接收機架構(gòu)[1],即采用兩次模擬下變頻轉(zhuǎn)換電路,先將信號頻率從射頻轉(zhuǎn)換到數(shù)百兆赫茲的第一中頻,再經(jīng)第二次變頻轉(zhuǎn)換到數(shù)十兆赫茲的第二中頻,然后模擬正交解調(diào),最后才進行A/D采樣。雙級轉(zhuǎn)換接收機在AD采樣之前經(jīng)兩次下變頻和模擬正交解調(diào),不僅系統(tǒng)復雜,還需要許多零件,成本高。另外模擬解調(diào)存在零漂和正交功分器輸出功率難以平衡的缺點,相位也難以達到理想正交,因此會產(chǎn)生解調(diào)誤差。
    隨著數(shù)字技術(shù)的飛速發(fā)展,數(shù)字電路處理精度及穩(wěn)定性越來越高。中頻采樣技術(shù)能夠大大降低A/D的采樣速率而不影響信號的恢復,同時也可以減輕后續(xù)信號處理的負擔。在接收系統(tǒng)中應用中頻采樣技術(shù)[2]能夠?qū)崿F(xiàn)對第一中頻信號進行采樣,減少系統(tǒng)的模擬混頻環(huán)節(jié),降低復雜度和減少系統(tǒng)成本。數(shù)字正交解調(diào)技術(shù)解調(diào)出來的I、Q通道間的幅度一致性、相位正交性遠遠優(yōu)于兩級轉(zhuǎn)換式接收系統(tǒng)的正交解調(diào)方法。
    本文結(jié)合中頻采樣技術(shù)和數(shù)字正交解調(diào)技術(shù),給出一種多通道數(shù)據(jù)采集系統(tǒng)設(shè)計方案及其性能分析與測試方法。4個天線接收的射頻信號經(jīng)一次混頻得到中頻信號, FPGA通過SPI接口配置AD6655,完成對中頻信號同步采樣和數(shù)字下變頻得到4路基帶I/Q信號,再將數(shù)據(jù)存入FIFO存儲器中,通過LVDS輸出接口將采集數(shù)據(jù)送給后端的數(shù)字信號處理器(DSP)進行處理。重點研究A/D輸入前端匹配網(wǎng)絡,時鐘電路模塊和A/D輸出LVDS接口技術(shù)的設(shè)計。
1 高速數(shù)據(jù)采集系統(tǒng)設(shè)計
    4通道高速數(shù)據(jù)采集板(以下簡稱采集板)硬件平臺原理圖如圖1所示。采集板主要包括ADC6655、采樣時鐘模塊、匹配網(wǎng)絡、數(shù)據(jù)傳送接口、電源等模塊。其工作流程:采集板的輸入端口與射頻電路連接,輸出端接口與FPGA平臺連接,FPGA通過SPI總線接口配置采集板的工作方式。天線接收信號經(jīng)過射頻電路混頻到中頻信號,中頻信號傳送到采集板進行中頻采樣,通過FPGA控制將采集到的數(shù)據(jù)存儲到FPGA平臺上的FIFO中,以便進一步進行信號分析處理。

2 關(guān)鍵技術(shù)的實現(xiàn)
2.1 AD6655的結(jié)構(gòu)和特點

    采集板上選用ADI公司AD6655芯片[3],AD6655是一款高度集成、功能強的中頻接收器件,雙通道14 bit寬,80 MS/s、105 MS/s、125 MS/s、150 MS/s采樣率的A/D轉(zhuǎn)換器;內(nèi)部集成有一個寬帶數(shù)字下變頻器(DDC)、峰值檢測器、RMS信號功率監(jiān)測器[4]。
    AD6655具備以下特點:
    (1)信噪比SNR為74.5 dBc 32.7 MHz BW:70 MHz@150 MS/s;
    (2)無雜散動態(tài)范圍SFDR為80 dBc 70 MHz@150 MS/s;
    (3)1.8 V模擬供電,1.8 V~3.3 V COMS輸出供電或1.8 V LVDS輸出供電;
    (4)集成有1~8倍的時鐘分頻器;
    (5)采樣頻率最高150 MS/s,中頻采樣頻率高達450 MS/s,內(nèi)置ADC參考電壓,集成采樣保持輸入電流,穩(wěn)定的時鐘占空比以及95 dB通道的隔離度;
    (6)集成DDC,32 bit NCO,半帶插值濾波和FIR濾波,支持實部和虛部輸出模式。
    其主要應用于智能天線系統(tǒng)、通信系統(tǒng)、I/Q解調(diào)系統(tǒng)、CDMA、3 G等接收系統(tǒng)中[4]。
2.2 采樣時鐘電路設(shè)計
    采集板對各通道間信號的一致性要求很高,A/D對采樣時鐘要求較高,所以對ADC要求同步采樣且各采樣時鐘信號采用LVDS差分信號形式。在布線時要求時鐘信號線、A/D輸入端信號線等長,以減少時延誤差和時鐘抖動。模擬與數(shù)字分離,隔離各通道間信號以減少通道之間的干擾和互耦等問題。
2.3 AD輸入端匹配網(wǎng)絡的設(shè)計
    A/D輸入端的匹配網(wǎng)絡設(shè)計至關(guān)重要,關(guān)系到系統(tǒng)的總體SNR和動態(tài)范圍等性能。AD6655模擬信號輸入采用差分模式[5],因此使用差分放大器驅(qū)動AD6655。在驅(qū)動器與ADC接口之間要設(shè)計一個匹配網(wǎng)絡[6],一方面匹配驅(qū)動器的負載,另一方面匹配AD6655的輸入阻抗。根據(jù)AD6655的散射參數(shù)和阻抗參數(shù)采用諧振匹配法設(shè)計一個匹配網(wǎng)絡[7],以抵消ADC SHA網(wǎng)絡中的寄生電容,使得AD6655輸入阻抗表現(xiàn)為純阻抗特性,從而改善帶寬,通帶更平坦,SNR與SFDR性能也得到提高。由于AD6655是電容開關(guān)ADC轉(zhuǎn)換器,因此它的輸入阻抗隨輸入信號頻率的變化而改變。圖2給出了AD6655內(nèi)部輸入并聯(lián)阻抗示意圖,表1給出了AD6655接近標準中頻信號頻率的輸入并聯(lián)阻抗。

    諧振匹配方法如下[8]:如果A/D輸入阻抗為復數(shù)且表示為Zin=R+j×X,其中R為復合輸入阻抗的等效串聯(lián)電阻實部分,X為串聯(lián)電抗,則可以求出一種網(wǎng)絡,將復合阻抗變換為理想負載。在工程設(shè)計中通常把輸入阻抗等效為一個并聯(lián)RC網(wǎng)絡。通過并聯(lián)的方式,使用一個并聯(lián)電感,以諧振的方式抵消電容性電納,使得輸入阻抗剩下RC并聯(lián)等效電阻中的高阻抗電阻部分。使用電感并聯(lián)的好處在于該并聯(lián)電感能吸收低頻率閃爍噪聲和直流失調(diào),從而減小了零頻率附近的噪聲。
2.4 LVDS與SPI數(shù)據(jù)傳輸技術(shù)
    ADC輸出采用LVDS低壓差分信號輸出[9]。采用低壓差分信號擺幅串行LVDS接口輸出與其他串行接口相比所需要的額外電路簡、單易于實現(xiàn)、耗電量小、功耗低[10]。在高速信號線的情況下,LVDS信號的另一個好處是:由于LVDS信號是低電壓擺幅和差分信號,所以能有效地限制電磁輻射和較高的抗干擾特性。
    SPI[11]接口與FPGA實驗平臺連接,通過SPI接口實現(xiàn)對ADC6655工作方式的控制。
3 系統(tǒng)性能分析
3.1 信噪比SNR

    理想ADC信噪比的定義[12]:

    由SNR公式可知,時鐘頻率和總帶寬內(nèi)的時鐘抖動會對信噪比造成影響。在時鐘頻率一定的情況下,減少時鐘抖動,從而提高信噪比。在實際工程中,總帶寬內(nèi)的抖動主要取決于外部時鐘的抖動,外部時鐘的抖動會使轉(zhuǎn)換噪聲增大,SNR性能變差,因此在設(shè)計時外部時鐘穩(wěn)定性要高。同時合理的布局布線可以降低信號線之間的電磁干擾和互耦,提高外部時鐘的穩(wěn)定性。ADC的時間延時,電磁干擾和信號之間的串擾與互耦在設(shè)計時都要考慮。
3.2 有效位數(shù)ENOB
    有效位數(shù)(ENOB)是當用一個滿度正弦波輸入信號激勵ADC時,對其輸出的快速傅里葉變換(FFT)分析所得到的。計算所有噪聲和失真項的平方和的平方根值,可定義信號對噪聲加失真的比率,稱作信納比(SINAD)。用于計算SINAD和ENOB的噪聲和失真不僅包括折合到輸入端的噪聲,而且包括量化噪聲和失真項。SINAD和ENOB用于測量ADC的動態(tài)性能。
    一個理想的N bit ADC的理論SNR,由以下公式給出[13]:
 
    在高速ADC中,使SFDR達到最大的兩個基本限制是前端放大器和采樣保持電路產(chǎn)生的失真,以及由于ADC編碼器部分傳遞函數(shù)的非線性產(chǎn)生的失真。獲得高SFDR的關(guān)鍵是將這兩個非線性誤差減至最小。在實際工程中,雖然從ADC外部沒有辦法顯著減少由其前端引起的固有失真,但是通過適當?shù)丶尤攵秳?即在模擬輸入信號人為地加入外部噪聲),可減小ADC的編碼器傳遞函數(shù)中的DNL誤差。
4 測試
    采用ADI公司提供的測試工具VisualAnalog進行測試分析。測試方法:AD6655的采樣頻率75.0 MS/s,輸入正弦波信號頻率為10.006 7 MHz,采樣深度為8192個采樣點,利用Hanning窗對采樣數(shù)據(jù)進行加權(quán),然后進行FFT頻譜分析,頻譜如圖3所示。數(shù)據(jù)顯示頻譜譜峰正好出現(xiàn)在10.01 MHz頻率點上,此外頻譜中還有一些其他尖峰,它們是由于AD6655轉(zhuǎn)換器的非線性引起的諧波。通過對采樣數(shù)據(jù)分析得:

    (1)A/D輸出信噪比SNR為74.946 07 dBc,信噪比高說明了系統(tǒng)抑制噪聲能力強。
    (2)信納比SINAD為74.771 07 dB。由(3)式計算得有效位EONB為12.128 08 bit??芍到y(tǒng)動態(tài)范圍大。
    (3)無雜散動態(tài)范圍SFDR為91.546 9 dBc,表明ADC線性性能好且動態(tài)范圍大。
    (4)基頻在10.006 71 MHz功率為-1.000 2 dBFS;二次諧波功率為-92.305 4 dBc;三次諧波功率-91.610 3 dBc;總諧波失真THD為-88.805 7 dBc。從分析數(shù)據(jù)可知系統(tǒng)受干擾小。
    本文基于軟件無線電的思想,設(shè)計一個多通道高速數(shù)據(jù)采集系統(tǒng)。結(jié)合實際工程重點分析設(shè)計了A/D采樣輸入端的匹配網(wǎng)絡、采樣時鐘電路和LVDS數(shù)據(jù)傳送等關(guān)鍵技術(shù)。測試結(jié)果表明,該系統(tǒng)具有信噪比高、動態(tài)范圍大等性能特點。在實際的工程應用中,通過采集板預留的同步接口,讓多塊采集板協(xié)同同步工作,即可實現(xiàn)多于4路的高速數(shù)據(jù)采集。
參考文獻
[1] 洪一.數(shù)字直接中頻采樣處理一些問題的討論[J].現(xiàn)代電子,1998(4).
[2] 張明友.數(shù)字陣列雷達和軟件化雷達[M].北京:電子工業(yè)出版社,2008.
[3] WALT K.Which ADC architecture is right for your application[J].Analog Dialogue,39-06,2005(6).
[4] Analog Device.AD6655 datasheet[EB/OL].2009-09,http:// www.analog.com/static/imported-files/data_sheets/AD6655.pdf.
[5] Analog Device Tutorial,MT-075,Differential Drivers for High Speed ADCs Overview[EB/OL].http://www.anlog.com/static/imported-files/tutorials/MT-075.pdf.
[6] Analog Device,Application Note,AN-742,Rob Reeder. Frequency Domain Response of Switched-Capacitor ADCs [EB/OL],2010-01-22.http://www.analog.com/static/imported-files/application_notes/AN-742.pdf.
[7] Analog Devices.High speed system application[EB/OL],2006,http://www.analog.com/static/imported-files/seminars_   webcasts/High%20Speed%20System%20Applications%20    (PDF)/HS%20Systems%20Front%20and%20Table%20of%20Contents%20for%20Print_A.pdf.
[8] Analog Devices,Application Note AN935,Rob Reeder.Designing an ADC Transformer Coupled Front End[EB/OL].2010-03-17.http://www.analog.com/static/imported-files/   application_notes/50771242726402AN_935.pdf.
[9] Analog Devices engineers.Circuit Note CN0046,Using the AD8352 as an Ultralow  Distortion Differential RF/IF Front  End for High Speed ADCs[EB/OL],2008-10,http://www.analog.com/en/verifiedcircuits/CN0046/vc.html.
[10] CINDY B,GARY H.Applicationg Note LVDS Outputs for High Speed AD Converters[EB/OL],2009-12-16,http://www.analog.com/static/imported-files/application_notes/   5957542118600205599850975382134073431740717454123180480718AN586.pdf.
[11] Analog Devices.Application note AN887 interfacing to high speed ADCs via SPI[EB/OL].2009-12-16,http://www.analog.com/static/imported-files/application_notes/56755538964965031881813AN_877.pdf.
[12] Texas Instruments.術(shù)語詞匯表-模數(shù)轉(zhuǎn)換的規(guī)格和性能特點[EB/OL].2008-10-16,http://focus.ti.com.cn/general/docs/lit/getliterature.tsp?literatureNumber=zhca068&fileType=pdf.
[13] 黃進燕.多路高精度數(shù)據(jù)采樣系統(tǒng)設(shè)計及性能仿真[J].無線電工程,2010,40(3).

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。