《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 解決方案 > Cadence邏輯設(shè)計解決方案

Cadence邏輯設(shè)計解決方案

2012-01-19

  隨著設(shè)計復(fù)雜度的提高和邏輯設(shè)計工藝尺寸的縮小,前端設(shè)計人員面臨著越來越多的設(shè)計挑戰(zhàn),這些挑戰(zhàn)為已經(jīng)非常緊張的設(shè)計工期帶來了更多的風(fēng)險: 器件對低功耗的需求、日益擴(kuò)大的設(shè)計與驗(yàn)證之間的脫節(jié)、以及邏輯-物理建模鴻溝等等。目前,設(shè)計團(tuán)隊(duì)只能通過一種串行的、特定的、高重復(fù)性的方法來解決這些問題。

  總之,這些設(shè)計挑戰(zhàn)嚴(yán)重影響了設(shè)計進(jìn)度的可預(yù)測性,并加劇了產(chǎn)品開發(fā)的易變性。因此,邏輯設(shè)計人員急需一種全新的設(shè)計方法來高效地設(shè)計、驗(yàn)證和實(shí)現(xiàn)RTL模塊和芯片級設(shè)計。同時,這種并發(fā)的、具有高度可預(yù)測性的流程不應(yīng)破壞現(xiàn)有設(shè)計和驗(yàn)證過程。

  “快速上市的壓力加上日益增長的設(shè)計復(fù)雜性,帶來了很多挑戰(zhàn)。將邏輯設(shè)計團(tuán)隊(duì)采用的可靠的前端驗(yàn)證和實(shí)現(xiàn)技術(shù)與系統(tǒng)仿真完美結(jié)合,讓我們能夠不斷跟上復(fù)雜的變化。 我們的項(xiàng)目團(tuán)隊(duì)能非常好地利用這種前端和系統(tǒng)方法的結(jié)合, 降低了總產(chǎn)品風(fēng)險,并提升了從系統(tǒng)架構(gòu)計劃到邏輯設(shè)計和驗(yàn)證到系統(tǒng)級閉合的執(zhí)行效率。

  Jerry Alston,

  高級副總裁

  QLogIC Corporation 

  Cadence Logic Design

 

Team Solution能夠?qū)⒃瓉碛蛇壿嬙O(shè)計人員進(jìn)行的早期驗(yàn)證和前端物理實(shí)現(xiàn)任務(wù)結(jié)合到一套以目標(biāo)為導(dǎo)向的子流程中。這個集成設(shè)計環(huán)境包含了很多業(yè)界首創(chuàng)的設(shè)計方法,如自動實(shí)現(xiàn)面向設(shè)計目標(biāo)的并行管理。該解決方案組成如下:

 

  · Design Management — 提供一個自動化的計劃和以指標(biāo)為導(dǎo)向的管理解決方案,并依據(jù)功能性、性能、功耗、尺寸和工期等方面的要求對設(shè)計進(jìn)展進(jìn)行跟蹤,帶來前所未有的從計劃到閉合的可預(yù)測性。

  · Design with Verification — 以集成的方式為設(shè)計團(tuán)隊(duì)提供前期的設(shè)計驗(yàn)證和功耗管理, 包括基于斷言的形式分析解決方案、自動模擬、加速和驗(yàn)證管理。該解決方案為多語言設(shè)計環(huán)境,支持SystemVerilog。

  · Design with Power — 為邏輯設(shè)計人員提供業(yè)界首創(chuàng)的具有功耗意識的設(shè)計和驗(yàn)證解決方案,具有集成化和易于管理的特點(diǎn)。它能實(shí)現(xiàn)低功耗設(shè)計結(jié)構(gòu)的邏輯確認(rèn),提高設(shè)計質(zhì)量和設(shè)計人員的生產(chǎn)力。

  · Design with Test — 與邏輯設(shè)計過程無縫集成,有助于最小的重復(fù)性為納米級工藝技術(shù)開發(fā)出高質(zhì)量的測試基礎(chǔ)架構(gòu)。

  · Design with Physical — 借助在邏輯設(shè)計環(huán)境中實(shí)際使用的物理實(shí)現(xiàn)引擎來進(jìn)行精確的時序估計,從而減少邏輯-物理迭代次數(shù)。

  · Design Logical Signoff — 對靜態(tài)時序、等效和時序約束進(jìn)行整體的后端檢查,有助于提高前端設(shè)計收斂的可預(yù)測性和可靠性。

  “在Kawasaki微電子,我們依靠Encounter測試技術(shù)進(jìn)行深亞微米器件的設(shè)計和制造,這些器件是我們所在的低功耗消費(fèi)產(chǎn)品和高性能信息技術(shù)市場不可或缺的。Cadence Logic Design Team Solution的成效極其設(shè)計和測試方面都讓我們非常滿意。它在可測試性和綜合、驗(yàn)證、時序分析之間的高度集成和配合將會進(jìn)一步加快我們的產(chǎn)品上市時間,減少設(shè)計反復(fù)性,提高上市產(chǎn)品的質(zhì)量,并提高成品率。”

  Yoshito Muraishi,

  CAD 開發(fā)主管

  Kawasaki Microelectronics, Inc. 

  邏輯設(shè)計

  Cadence Logic Design Team Solution 是一種能夠?qū)η岸嗽O(shè)計提供早期、全面并行的以指標(biāo)為導(dǎo)向的設(shè)計管理方案。該解決方案的構(gòu)建模塊將為Encounter平臺的邏輯設(shè)計團(tuán)隊(duì)量身定制的產(chǎn)品和Incisive平臺的Incisive Design Team產(chǎn)品系列相集成。這些技術(shù)可與Incisive Enterprise產(chǎn)品系列集成以實(shí)現(xiàn)多領(lǐng)域協(xié)同驗(yàn)證,其后端實(shí)現(xiàn)流程還能與Encounter數(shù)字設(shè)計平臺的產(chǎn)品實(shí)現(xiàn)無縫集成。

  通過將這些先進(jìn)的技術(shù)緊密集成起來,Cadence公司為前端設(shè)計過程帶來了一場革命。邏輯設(shè)計人員們能夠更早地應(yīng)對各種設(shè)計挑戰(zhàn),減少設(shè)計迭代次數(shù),提高團(tuán)隊(duì)生產(chǎn)力,降低項(xiàng)目進(jìn)度的不確定性和風(fēng)險。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。