《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計應(yīng)用 > 基于FPGA的輪詢合路的設(shè)計和實(shí)現(xiàn)
基于FPGA的輪詢合路的設(shè)計和實(shí)現(xiàn)
摘要: 針對高密度接口設(shè)計中基于字節(jié)處理和整包處理的轉(zhuǎn)換問題,本文提出了分片輪詢調(diào)度和改進(jìn)式欠賬輪詢調(diào)度相結(jié)合的調(diào)度策略,該策略在很大程度上保證了公平性和穩(wěn)定性。仿真結(jié)果顯示,該設(shè)計完全符合要求。
關(guān)鍵詞: FPGA STRATIX S19202 輪詢合路 DRR
Abstract:
Key words :

       1、 引言

       4X2.5G線路接口卡T比特路由器的一種重要接口,屬于高密度線路接口,種接口是當(dāng)前路由器設(shè)計中的一個重點(diǎn)和難點(diǎn)。所謂高密度,指的是在一塊繞路接口卡上提供多個接口。之所以出現(xiàn)高密度線路接口的需求,是因為互聯(lián)網(wǎng)的規(guī)模不斷的擴(kuò)大,對路由器的接入能力提出了日益增大的需求,如果還沿用單板單接口的設(shè)計方法將導(dǎo)致路由器的物理規(guī)模不斷的擴(kuò)大,不符合現(xiàn)代設(shè)備發(fā)展的趨勢。在4X2.5G線路接口卡的設(shè)計中,筆者采用單片多路的SDH處理芯片S19202集中完成物理層的處理,然后根據(jù)整體設(shè)計方案在其后端進(jìn)行數(shù)據(jù)的技術(shù)處理。針對多路報文在送往轉(zhuǎn)發(fā)單元時的公平性和穩(wěn)定性需求,以及SDH芯片S19202的特點(diǎn),提出了輸入報文合路采用分片輪詢(Cell Round Robin Scheduling;CRR)和改進(jìn)的欠賬式輪詢調(diào)度(Defect Round Robin Scheduling;DRR)相結(jié)合的調(diào)度策略。這種調(diào)度策略保證了4路POS接口之間的公平性和整包處理的穩(wěn)定性,并且在工程上易于實(shí)現(xiàn)。本文第2節(jié)詳細(xì)闡述了該調(diào)度策略的設(shè)計與實(shí)現(xiàn)過程,第3節(jié)對全文進(jìn)行了總結(jié)。

 


       2、 輪詢調(diào)度的設(shè)計與實(shí)現(xiàn)

       在4X2.5G線路接口卡的設(shè)計中,采用了AMCC公司的SDH處理芯片S19202進(jìn)行鏈路層數(shù)據(jù)處理,該芯片的特點(diǎn)是4個接口共享同一組接收總線和同一組發(fā)送總線,另外提供通道選擇信號來指示當(dāng)前工作的線路接口號,其輸入端每個接口的緩存大小最大只有1k字節(jié),根本不足以緩存一個的整包(最長包可達(dá)到1500字節(jié))。針對這個特點(diǎn),設(shè)計中使用了在S19202后端的FPGA進(jìn)行分片輪詢和整包接收的處理,保證了4個接口的公平性和穩(wěn)定性;針對4個接口的報文共享一條到轉(zhuǎn)發(fā)的通路時,由于各接口的報文長度差異,可能造成的不公平和不穩(wěn)定,提出了一種改進(jìn)式欠賬輪詢的調(diào)度策略。通過分片輪詢和改進(jìn)式欠賬輪詢的結(jié)合使用,保證了4個接口合路的公平性和穩(wěn)定性。

輸入合路模塊中的輪詢調(diào)度策略

                                                                  圖1  輸入合路模塊中的輪詢調(diào)度策略

       輸入合路模塊中聯(lián)合調(diào)度策略的原理如圖1所示,對SDH芯片S19202送出的4路數(shù)據(jù)進(jìn)行分片逐個輪詢,并緩存進(jìn)相應(yīng)通道的整包接收FIFO,相應(yīng)通道若沒有數(shù)據(jù)則輪空,轉(zhuǎn)入下一通道;整包輪詢合路調(diào)度則逐個輪詢4個整包FIFO,若該FIFO有整包,則在每一輪詢周期發(fā)送一個整包,否則輪空。

       在該聯(lián)合調(diào)度策略中,分片輪詢調(diào)度比較容易實(shí)現(xiàn),僅需在FPGA實(shí)現(xiàn)的最前端設(shè)計一個輪詢機(jī),利用SDH芯片S19202提供的通道指示信號(在FPGA設(shè)計用SRX_CHANNEL表示)對每個通道進(jìn)行固定的輪詢訪問,有數(shù)據(jù)則存入相應(yīng)的通道整包接收FIFO即可。而整包調(diào)度是使每個通道得到服務(wù)的公平性和穩(wěn)定性的關(guān)鍵,它直接決定著接收服務(wù)的通道所得到的服務(wù)帶寬、時延以及時延抖動等性能指標(biāo),因此本文把研究重點(diǎn)放在了整包調(diào)度的設(shè)計與實(shí)現(xiàn)上。

       目前,在整包調(diào)度上,主要的調(diào)度算法有先到先服務(wù)(FCFS)、逐包調(diào)度(PRR)、公平排隊、虛時鐘、加權(quán)循環(huán)服務(wù)(WRR)等多種策略。由于多數(shù)調(diào)度方式在包長不定的IP網(wǎng)絡(luò)中實(shí)現(xiàn)時遇到了困難,為此,M.Sheedhar等提出了適用于IP網(wǎng)絡(luò)的欠帳式循環(huán)調(diào)度(DRR),該算法由于其較低的實(shí)現(xiàn)復(fù)雜度、良好的公平性及穩(wěn)定性而被經(jīng)常采用。

       但是,DDR算法直接用于高密度線卡設(shè)計中會有一定的問題。首先,DRR算法是針對集成服務(wù)網(wǎng)絡(luò)中不同業(yè)務(wù)需求而提出的,在一般應(yīng)用中由于隊列數(shù)較多,所以需要減小隊列數(shù),而在我們的設(shè)計中只有4個隊列,所以不需要減小隊列數(shù);其次,在線卡設(shè)計中合路報文的包長無法直接給出,如果一定要加上包長則需用多加一級緩存,這就增大了設(shè)計復(fù)雜度也提高了成本;同樣由于經(jīng)典DDR算法嚴(yán)格要求儲蓄計數(shù)器值大于隊頭包長才輸出,這種不允許帶寬透支只允許盈余的要求會導(dǎo)致出現(xiàn)有包但是無法輸出的現(xiàn)象。

       根據(jù)4X2.5G線路接口的實(shí)際情況和DDR算法的思想,我們可以給出如下適合高密度POS接口使用的改進(jìn)式欠賬式循環(huán)調(diào)度策略。

       采用這種改進(jìn)的DRR算法下,可以保證在變長包的情況下,各個接口的整包緩存隊列在報文合路時公平的帶寬,確保合路調(diào)度的穩(wěn)定運(yùn)行。

    DRR整包輪詢合路的基本工作過程為:輪詢4個整包緩存隊列,每讀取一個整包都判斷該包是否是協(xié)議包,如果是協(xié)議包,則按照上交CPU報文格式送協(xié)議FIFO,如果是需要轉(zhuǎn)發(fā)的報文,則按照轉(zhuǎn)發(fā)報文格式送數(shù)據(jù)報文FIFO。

       調(diào)度機(jī)輪詢到某個隊列時,為該隊列的儲蓄計數(shù)器加上40;然后判斷該隊列是否為空,如果為空,則馬上轉(zhuǎn)向下一個隊列;如果非空,則判斷當(dāng)前該隊列是否有整包,如果當(dāng)前該隊列無整包,則轉(zhuǎn)到下一個隊列;否則,如果該隊列目前有整包則輸出該隊列的隊頭包到合路隊列,同時該路的儲蓄計數(shù)器的值要減去輸出報文的長度;然后重復(fù)上述過程,直到該隊列無整包或者隊列的儲蓄計數(shù)器的值小于40時跳轉(zhuǎn)到下一隊列服務(wù),其詳細(xì)工作流程如圖2 所示:

 改進(jìn)的DRR合路調(diào)度流程圖

                                                                      圖2  改進(jìn)的DRR合路調(diào)度流程圖

       DRR合路調(diào)度單元已在ALTERA公司的quartusII4.1環(huán)境下用VHDL編程實(shí)現(xiàn),其仿真波形如圖3所示:

DRR合路調(diào)度單元仿真波形圖

                                                           圖3  DRR合路調(diào)度單元仿真波形圖

       仿真結(jié)果顯示這種采用分片輪詢和欠賬輪詢的結(jié)合的合路調(diào)度策略設(shè)計可以達(dá)到性能需求,確保變長分組合路調(diào)度的公平性和穩(wěn)定性。

       3、 結(jié)束語

       根據(jù)SDH芯片的S19202的特點(diǎn)和性能要求,通過在FPGA內(nèi)部編程實(shí)現(xiàn)分片輪詢和改進(jìn)式欠賬輪詢結(jié)合的調(diào)度策略,保證了4X2.5G線 路接口卡輸入端各個接口合路的公平性和穩(wěn)定性。經(jīng)測試該設(shè)計性能穩(wěn)定,整個工作流程簡單實(shí)用,符合設(shè)計要求。


考文獻(xiàn):
1 stratix_GX_datasheet. Altera公司,2003
2 Stratix Device Handbook. Altera公司,2004
3 s19202cbi30_ganges_prod_rev3.1_cust. AMCC公司,2004
4 S3485_DS0181_v4_03. AMCC公司,2004
5邊計年,薛宏熙.用VHDL設(shè)計電子線路[M].北京:清華大學(xué)出版社,2000

 

 
此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。