《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動(dòng)態(tài) > CADENCE 與 聯(lián)華電子(UMC)合作推出基于通用功耗格式(CPF)的65納米低功耗參考設(shè)計(jì)流程

CADENCE 與 聯(lián)華電子(UMC)合作推出基于通用功耗格式(CPF)的65納米低功耗參考設(shè)計(jì)流程

基于CPF的65納米低功耗參考設(shè)計(jì)流程解決復(fù)雜的設(shè)計(jì)問題并加速高性能、低功耗設(shè)計(jì)
2008-06-12
作者:Cadence設(shè)計(jì)系統(tǒng)公司
?

全球電子設(shè)計(jì)創(chuàng)新企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司 (NASDAQ: CDNS)與領(lǐng)先的全球半導(dǎo)體晶圓廠UMC (NYSE: UMC, TSE: 2303)今天宣布推出基于通用功率格式(CPF)的低功耗" title="低功耗">低功耗參考設(shè)計(jì)流程" title="參考設(shè)計(jì)流程">參考設(shè)計(jì)流程,面向UMC 65納米工藝。該參考流程" title="參考流程">參考流程讓客戶能夠在使用UMC的低功耗套件" title="套件">套件時(shí)實(shí)現(xiàn)最佳的65納米低功耗設(shè)計(jì)" title="低功耗設(shè)計(jì)">低功耗設(shè)計(jì),該套件中包含了基于CPF的庫(kù)和其他知識(shí)產(chǎn)權(quán)。?

?

這種65納米低功耗參考流程使用UMC的“Leon”測(cè)試芯片作為參考設(shè)計(jì)。Leon是一個(gè)開放源碼的32位RISC微處理器內(nèi)核,含有其它復(fù)雜元件包括SRAM。這種Leon芯片被分成多個(gè)電壓域,使用Cadence低功耗解決方案進(jìn)行設(shè)計(jì)、驗(yàn)證、實(shí)現(xiàn)與分析。經(jīng)過Leon測(cè)試芯片證明,該65納米參考設(shè)計(jì)流程與UMC低功耗工具包的結(jié)合能夠在提高效率的同時(shí)管理設(shè)計(jì)復(fù)雜性、縮短上市時(shí)間并降低制造風(fēng)險(xiǎn)。?

?

?? UMC 65納米低功耗參考設(shè)計(jì)流程重點(diǎn)突出了Cadence低功耗解決方案的一些主要性能,包括 Cadence Incisive 統(tǒng)一模擬器進(jìn)行門級(jí)低功耗模擬;Cadence Encounter RTL Compiler進(jìn)行合成、低功耗與DFT單元插入;Encounter Conformal Low Power進(jìn)行等效驗(yàn)證與低功耗設(shè)計(jì)實(shí)現(xiàn)檢查;用于ATPGEncounter Test;用于區(qū)塊配置、功率規(guī)劃和布局與繞線的 SoC Encounter RTL-to-GDSII系統(tǒng);用于時(shí)序和SI簽收的Encounter Timing System;Cadence QRC Extraction;用于靜態(tài)功率與IR分析的VoltageStorm PE;和功率提升時(shí)對(duì)突波電流進(jìn)行動(dòng)態(tài)分析的VoltageStorm DG Virtuoso UltraSim。此外,UMC的低功耗套件,包括其對(duì)應(yīng)CPF的庫(kù),被確認(rèn)為參考設(shè)計(jì)流程開發(fā)的一部分。?

?

“我們正在與Cadnece緊密合作,解決設(shè)計(jì)師在65納米下面臨的復(fù)雜設(shè)計(jì)問題,同時(shí)通過綜合的低功耗解決方案實(shí)現(xiàn)更快的量產(chǎn)化,”UMC的設(shè)計(jì)方法學(xué)副總裁錢達(dá)生(Darsun Tsien)說?!巴ㄟ^我們與Cadence的長(zhǎng)期合作,我們能夠?yàn)樵O(shè)計(jì)師提供經(jīng)過驗(yàn)證的低功耗技術(shù),管理功耗問題并實(shí)現(xiàn)大膽的快速上市目標(biāo)?!?/SPAN>?

?

“這種基于CPF的流程是Cadence與UMC共同合作的成果,加快了低功耗設(shè)計(jì)的實(shí)現(xiàn),”Cadence前鋒倡議與IC數(shù)字部門全球副總裁徐季平(Chi-Ping Hsu)說?!癠MC工藝技術(shù)與Cadence低功耗解決方案的結(jié)合為我們的共同客戶提供了實(shí)現(xiàn)大膽項(xiàng)目目標(biāo)的能力,同時(shí)能夠在整個(gè)設(shè)計(jì)過程中保持低功耗目標(biāo)?!?/SPAN>?

?

供應(yīng)情況?

該參考流程套件包含設(shè)計(jì)資源、執(zhí)行腳本、一本操作說明書和一本全面的工作手冊(cè)。該65納米低功耗參考設(shè)計(jì)流程將于2008年7月通過UMC銷售部門提供。?

?

關(guān)于 UMC?

UMC (NYSE: UMC, TSE: 2303)是一家領(lǐng)先的國(guó)際半導(dǎo)體晶圓廠,生產(chǎn)高級(jí)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì),其應(yīng)用遍及IC工業(yè)的所有主要領(lǐng)域。UMC的SoC解決方案晶圓廠戰(zhàn)略是基于該公司在高級(jí)技術(shù)方面的實(shí)力,包括生產(chǎn)可靠的90納米、65納米、混合信號(hào)/RFCMOS以及范圍廣泛的專業(yè)技術(shù)。該公司有10家芯片工廠,其中包括2家高級(jí)300毫米工廠;在臺(tái)灣的Fab 12A和在新加坡的Fab 12i都在為各種客戶的產(chǎn)品進(jìn)行量產(chǎn)。該公司全球員工多達(dá)13000人,在臺(tái)灣、日本、新加坡、歐洲和美國(guó)均有辦事處。UMC詳情可見以下網(wǎng)址: http://www.umc.com.?

?

關(guān)于Cadence ?

Cadence公司(Nasdaq股票代碼:CDNS)成就全球電子設(shè)計(jì)技術(shù)創(chuàng)新,并在創(chuàng)建當(dāng)今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、設(shè)計(jì)方法和服務(wù),來設(shè)計(jì)和驗(yàn)證用于消費(fèi)電子產(chǎn)品、網(wǎng)絡(luò)和通訊設(shè)備以及計(jì)算機(jī)系統(tǒng)中的尖端半導(dǎo)體器件、印刷電路板和電子系統(tǒng)。Cadence 2007年全球公司收入約16億美元,現(xiàn)擁有員工約5100名,公司總部位于美國(guó)加州圣荷塞市,公司在世界各地均設(shè)有銷售辦事處、設(shè)計(jì)中心和研究設(shè)施,以服務(wù)于全球電子產(chǎn)業(yè)。?

?

關(guān)于公司、產(chǎn)品及服務(wù)的更多信息,敬請(qǐng)瀏覽公司網(wǎng)站 www.cadence.com.cn?

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。