11月9日消息,近日,AMD公布2025年第三季財報,不僅交出亮眼的營收成績單,AMD蘇姿豐博士更親自證實,其采用最先進2nm程技術(shù)、代號為Venice(威尼斯)的第六代AMD EPYC(霄龍)處理器正按計劃進行,將如期在2026年正式發(fā)布。
蘇姿豐在財報會議中重申,下一代EPYC威尼斯系列處理器將采用臺積電2nm制程技術(shù),并搭載Zen 6架構(gòu)。
她確認,威尼斯芯片目前已進入實驗室階段,表現(xiàn)極佳。 相較于前一代的Zen 5架構(gòu)的都靈CPU,威尼斯在性能、效率與運算密度上達到了實質(zhì)性的成長。
今年4月份,AMD正式宣布,代號為Venice(威尼斯)的第六代AMD EPYC(霄龍)處理器成為業(yè)界首款完成流片(tape out),并采用臺積電先進2nm(N2)制程技術(shù)的高效能運算(HPC)產(chǎn)品。
現(xiàn)場,蘇姿豐與臺積電董事長兼總裁魏哲家一起手持Venice CCD,共同宣布了里程碑的一刻。
AMD表示,Venice預計將在2026年如期上市,有望早于傳統(tǒng)使用臺積電最新節(jié)點用戶的蘋果。
臺積電的N2制程是首個依賴全環(huán)繞柵極 (GAA) 納米片晶體管的工藝技術(shù)。恒定電壓下可將功耗降低 24%、35%,性能提高15%,同時與上一代 N3(3nm級)相比,晶體管密度提高1.15倍。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。
