《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 業(yè)界動態(tài) > DDR5 MRDIMM和LPDDR6 CAMM內(nèi)存規(guī)范蓄勢待發(fā)

DDR5 MRDIMM和LPDDR6 CAMM內(nèi)存規(guī)范蓄勢待發(fā)

JEDEC公布關(guān)鍵技術(shù)細節(jié)
2024-07-23
來源:IT之家

7 月 23 日消息,微電子標準制定方 JEDEC 固態(tài)技術(shù)協(xié)會當?shù)貢r間 22 日宣布,DDR5 MRDIMMLPDDR6 CAMM 內(nèi)存技術(shù)規(guī)范即將正式推出,并介紹了這兩項內(nèi)存的關(guān)鍵細節(jié)。

DDR5 MRDIMM 中的“MR”即 Multiplexed Rank(多路復(fù)用列),這意味著該內(nèi)存支持兩個或以上的 Rank(列),并可在單個通道上組合和傳輸多個數(shù)據(jù)信號,無需額外的物理連接就能有效提升帶寬。

JEDEC 規(guī)劃了多代 DDR5 MRDIMM 內(nèi)存,目標最終將其帶寬提升至 12.8Gbps,較 DDR5 RDIMM 內(nèi)存目前的 6.4Gbps 翻倍。

在 JEDEC 的設(shè)想中,DDR5 MRDIMM 將利用與現(xiàn)有 DDR5 DIMM 相同的引腳、SPD、PMIC 等設(shè)計,與 RDIMM 平臺兼容,并利用現(xiàn)有的 LRDIMM 生態(tài)系統(tǒng)進行設(shè)計與測試。

此外 JEDEC 還規(guī)劃了 Tall MRDIMM 外形尺寸。正如其名,這一設(shè)計將采用更高的外形尺寸,使其支持的 DRAM 封裝數(shù)量翻倍,可進一步提升內(nèi)存容量。

0.png

▲ 美光 MRDIMM 內(nèi)存產(chǎn)品,左側(cè)為 Tall 版

而在 LPDDR6 CAMM 方面,JEDEC 表示預(yù)計將實現(xiàn) 14.4GT/s 以上的最大速度,同時將提到 24bit 位寬子通道、48bit 位寬通道并支持“連接器陣列”(注:原文為 connector array)。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。