《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動(dòng)態(tài) > 臺(tái)積電計(jì)劃2027推出12個(gè)HBM4E堆棧的120x120mm芯片

臺(tái)積電計(jì)劃2027推出12個(gè)HBM4E堆棧的120x120mm芯片

2024-04-28
來源:IT之家

4 月 28 日消息,臺(tái)積電近日在北美技術(shù)研討會(huì)上宣布,正在研發(fā) CoWoS 封裝技術(shù)的下個(gè)版本,可以讓系統(tǒng)級(jí)封裝(SiP)尺寸增大兩倍以上,實(shí)現(xiàn) 120x120mm 的超大封裝,功耗可以達(dá)到千瓦級(jí)別。

11.png

根據(jù)臺(tái)積電官方描述,CoWoS 封裝技術(shù)繼任者所創(chuàng)建的硅中介層,其尺寸是光掩模(Photomask,也稱 Reticle,大約為 858 平方毫米)是 3.3 倍。

CoWoS 封裝技術(shù)繼任者可以封裝邏輯電路、8 個(gè) HBM3 / HBM3E 內(nèi)存堆棧、I / O 和其他芯粒(Chiplets),最高可以達(dá)到 2831 平方毫米,最大基板尺寸為 80×80 毫米。消息稱 AMD 的 Instinct MI300X 和 Nvidia 的 B200 都使用這種技術(shù)。

22.png

臺(tái)積電計(jì)劃 2026 年投產(chǎn)下一代 CoWoS_L,硅中介層尺寸可以達(dá)到光掩模的 5.5 倍,可以封裝邏輯電路、 12 個(gè) HBM3 / HBM3E 內(nèi)存堆棧、I / O 和其他芯粒(Chiplets),最高可以達(dá)到 4719 平方毫米。

臺(tái)積電還計(jì)劃在 2027 年繼續(xù)推進(jìn) CoWoS 封裝技術(shù),讓硅中介層尺寸達(dá)到光掩模的 8 倍以上,提供 6864 平方毫米的空間,封裝 4 個(gè)堆疊式集成系統(tǒng)芯片 (SoIC),與 12 個(gè) HBM4 內(nèi)存堆棧和額外的 I / O 芯片。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。