《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計(jì) > 業(yè)界動(dòng)態(tài) > 中國科學(xué)院微電子研究所開發(fā)出14nm存算一體宏芯片

中國科學(xué)院微電子研究所開發(fā)出14nm存算一體宏芯片

在片上學(xué)習(xí)存算一體芯片方面取得重要進(jìn)展
2024-02-27
來源:IT之家

中國科學(xué)院微電子研究所發(fā)文稱,該所劉明院士團(tuán)隊(duì)設(shè)計(jì)了一款基于非易失 / 易失存儲(chǔ)融合型的片上學(xué)習(xí)存算一體宏芯片,并且在 14nm FinFET 工藝上驗(yàn)證了具有多值存儲(chǔ)能力的 5 晶體管型邏輯閃存單元,編程電壓(-25%)與編程時(shí)間(-66%)較同類型器件均獲得有效降低,相關(guān)研究成果已在 ISSCC 2024 國際會(huì)議上發(fā)表。

1.png

在此基礎(chǔ)上,該團(tuán)隊(duì)進(jìn)一步提出了邏輯閃存單元與 SRAM 融合的新型陣列,不僅可以利用非易失與易失性存儲(chǔ)單元的特點(diǎn)滿足片上學(xué)習(xí)過程中長期與短期信息的存儲(chǔ),還能通過對矩陣-向量乘與矩陣元素乘的高效處理加速片上學(xué)習(xí)過程中所需的關(guān)鍵算子。

此外,團(tuán)隊(duì)還提出了一種與存儲(chǔ)陣列深度融合的低硬件開銷差分型模數(shù)轉(zhuǎn)換電路,采用采樣電容復(fù)用的方法節(jié)省面積,通過多元素稀疏感知的方案節(jié)省功耗。

據(jù)介紹,該芯片可以有效支持具有突觸可塑性的神經(jīng)網(wǎng)絡(luò),基于前饋過程動(dòng)態(tài)更新短期信息,從而實(shí)現(xiàn)動(dòng)態(tài)的片上學(xué)習(xí)。

1.png

該存算一體宏芯片基于 14nm FinFET 工藝流片,可實(shí)現(xiàn)小樣本學(xué)習(xí)等片上學(xué)習(xí)任務(wù),官方標(biāo)稱 8bit 矩陣-矩陣-向量計(jì)算能效達(dá) 22.64TOP / W。


weidian.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。