《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 應用材料公司在芯片布線領域取得重大突破,驅動邏輯微縮進入3 納米及以下技術節(jié)點

應用材料公司在芯片布線領域取得重大突破,驅動邏輯微縮進入3 納米及以下技術節(jié)點

2021-06-17
來源:應用材料

2021 年 6 月 16 日,加利福尼亞州圣克拉拉——應用材料公司推出了一種全新的先進邏輯芯片布線工藝技術,可微縮到3納米及以下技術節(jié)點。 

圖片1.png

應用材料公司全新的Endura? Copper Barrier Seed IMS?解決方案在高真空條件下將七種不同工藝技術集成到了一個系統(tǒng)中,從而使芯片性能和功耗得到改善。

雖然晶體管尺寸縮小能夠使其性能提升,但這對互連布線中的影響卻恰恰相反:互連線越細,電阻越大,導致性能降低和功耗增加。從7納米節(jié)點到3納米節(jié)點,如果沒有材料工程技術上的突破,互連通孔電阻將增加10倍,抵消了晶體管縮小的優(yōu)勢。

應用材料公司開發(fā)了一種名為Endura? Copper Barrier Seed IMS?的全新材料工程解決方案。這個整合材料解決方案在高真空條件下將ALD、PVD、CVD、銅回流、表面處理、界面工程和計量這七種不同的工藝技術集成到一個系統(tǒng)中。其中,ALD選擇性沉積取代了ALD共形沉積,省去了原先的通孔界面處高電阻阻擋層。解決方案中還采用了銅回流技術,可在窄間隙中實現(xiàn)無空洞的間隙填充。通過這一解決方案,通孔接觸界面的電阻降低了50%,芯片性能和功率得以改善,邏輯微縮也得以繼續(xù)至3 納米及以下節(jié)點。

應用材料公司高級副總裁、半導體產(chǎn)品事業(yè)部總經(jīng)理珀拉布?拉賈表示:“每個智能手機芯片中有上百億條銅互連線,光是布線的耗電量就占到整個芯片的三分之一。在真空條件下整合多種工藝技術使我們能夠重新設計材料和結構,從而讓消費者擁有功能更強大和續(xù)航時間更長的設備。這種獨特的整合解決方案旨在幫助客戶改善性能、功率和面積成本?!?/p>

Endura Copper Barrier Seed IMS系統(tǒng)現(xiàn)已被客戶運用在全球領先的邏輯節(jié)點代工廠生產(chǎn)中。有關該系統(tǒng)和其它邏輯微縮創(chuàng)新的更多信息已在美國時間6月16日舉行的應用材料公司 2021邏輯大師課上進行了討論。



微信圖片_20210518223259.jpg


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。