(圖片來源:三星電子公司)
據(jù)外媒報(bào)道,當(dāng)?shù)貢r(shí)間7月17日,韓國(guó)一個(gè)研究小組成功在一塊大晶片上,展示了全球首個(gè)節(jié)能型三進(jìn)制金屬氧化物半導(dǎo)體。2013年,三星電子公司(Samsung Electronics)啟動(dòng)了一個(gè)價(jià)值1.5萬(wàn)億韓國(guó)(約合12.7億美元)的研究資助計(jì)劃,自2017年9月以來,三星電子一直通過該計(jì)劃支持該項(xiàng)研究。
該研究小組由韓國(guó)蔚山國(guó)家科學(xué)技術(shù)研究所(UNIST)電子與計(jì)算機(jī)工程系的Kim Kyung-rok教授牽頭,在目前的二進(jìn)制芯片制造工藝環(huán)境下,在一個(gè)大型晶圓片的表面創(chuàng)建了一個(gè)三進(jìn)制邏輯系統(tǒng)。
該項(xiàng)新型半導(dǎo)體技術(shù)可能會(huì)另辟蹊徑,影響人工智能、自動(dòng)駕駛汽車和其他高科技應(yīng)用。該研究團(tuán)隊(duì)估計(jì)需要5年時(shí)間,該技術(shù)才能實(shí)現(xiàn)商業(yè)化。
三進(jìn)制是以3為底數(shù)的進(jìn)位制,它采用0、1、2三個(gè)數(shù)碼,逢三進(jìn)一,退一還三,能夠減少半導(dǎo)體芯片所需要處理的數(shù)據(jù)量。例如,要表示數(shù)字128,當(dāng)前的二進(jìn)制系統(tǒng)需要8個(gè)二進(jìn)制數(shù)位(二進(jìn)制),而不是5位(三進(jìn)制),因而三進(jìn)制可提高處理速度,降低功耗,同時(shí)能夠讓芯片實(shí)現(xiàn)微型化。
過去十年間,三星科研基金會(huì)向532個(gè)具有前景的研究項(xiàng)目提供了6826億韓元的資助。