《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 業(yè)界動態(tài) > AMD公布3D封裝技術(shù):處理器與內(nèi)存、緩存通過硅穿孔堆疊在一起

AMD公布3D封裝技術(shù):處理器與內(nèi)存、緩存通過硅穿孔堆疊在一起

2019-03-20

目前的智能手機(jī)普遍實(shí)現(xiàn)了處理器SoC和內(nèi)存(DRAM)的堆疊式封裝(PoP),從AMD日前公布的信息來看,PC產(chǎn)品也有望實(shí)現(xiàn)類似的技術(shù)。

1552964163452077307.jpg

在Rice Oil&Gas高性能計算會議上,AMD高級副總裁Forrest Norrod介紹,他們正跟進(jìn)3D封裝技術(shù),目標(biāo)是將DRAM/SRAM(即緩存等)和處理器(CPU/GPU)通過TSV(硅穿孔)的方式整合在一顆芯片中。

1552964163566065250.jpg

其實(shí)此前,AMD就率先推出了HBM顯存產(chǎn)品,實(shí)現(xiàn)了GPU芯片和顯存芯片整合封裝,但那僅僅屬于2.5D方案。

3D堆疊的好處在于縮短了電流傳遞路徑,也就是會降低功耗。不過,3D封裝的挑戰(zhàn)在于如何控制發(fā)熱。

遺憾的是,AMD并未公布更多技術(shù)細(xì)節(jié)。

1552964163649075249.jpg

AMD稱,雖然光刻工藝在精進(jìn),但是頻率甚至要開始走下坡路,需要一些新的設(shè)計助力。

其實(shí)Intel今年也公布了名為Foveros的3D芯片封裝技術(shù),將22nm I/O基板、10nm Sunny Core和四核Atom整合在一起,功耗僅7瓦。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。