基于改進(jìn)型CORDIC算法和FPGA的DDS實(shí)現(xiàn)
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>535 K
標(biāo)簽: CORDIC算法 DDS FPGA
所需積分:0分積分不夠怎么辦?
文檔介紹:在FPGA平臺上實(shí)現(xiàn)了一種基于改進(jìn)型CORDIC算法的新型DDS。采用三級旋轉(zhuǎn)結(jié)構(gòu)來提高旋轉(zhuǎn)方向的并行計(jì)算速度,改進(jìn)旋轉(zhuǎn)結(jié)構(gòu)中每一級數(shù)據(jù)處理位數(shù)并采用并行流水線方式以降低算法運(yùn)行所需時(shí)間,使用進(jìn)位保存算法完成基本迭代單元計(jì)算,并在實(shí)現(xiàn)上采用4-2壓縮器,減少基本電路時(shí)延。通過ModelSim仿真和Matlab性能分析,所設(shè)計(jì)的DDS具有分辨率高、速度快和頻譜雜散小等優(yōu)點(diǎn)。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。